物联网技术
物聯網技術
물련망기술
INTERNET OF THINGS TECHNOLOGIES
2014年
4期
61-62
,共2页
直接数字频率合成器%三相正弦信号%FPGA%DDS
直接數字頻率閤成器%三相正絃信號%FPGA%DDS
직접수자빈솔합성기%삼상정현신호%FPGA%DDS
波形平滑、频率稳定的正弦信号是仿真研究的重要前提。为了能够方便地产生此信号,文章提出了一种基于DDS技术的正弦信号发生器的设计方法。该方法利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的相位相差120°的三相正弦信号发生器。同时把在Matlab环境中用DSP Builder画的原理图转化为VHDL语言,然后通过信号分析在QuartusⅡ中模拟仿真,最终下载到FPGA试验箱,这样,接上示波器即可观察到三相正弦信号。文章给出了基于FPGA的三相正弦信号波形的设计方法,并经软件仿真测试验证及硬件测试,结果表明,该系统具有较高的精度和稳定性。
波形平滑、頻率穩定的正絃信號是倣真研究的重要前提。為瞭能夠方便地產生此信號,文章提齣瞭一種基于DDS技術的正絃信號髮生器的設計方法。該方法利用FPGA芯片及D/A轉換器,採用直接數字頻率閤成(DDS)技術,設計併實現瞭相位、頻率可控的相位相差120°的三相正絃信號髮生器。同時把在Matlab環境中用DSP Builder畫的原理圖轉化為VHDL語言,然後通過信號分析在QuartusⅡ中模擬倣真,最終下載到FPGA試驗箱,這樣,接上示波器即可觀察到三相正絃信號。文章給齣瞭基于FPGA的三相正絃信號波形的設計方法,併經軟件倣真測試驗證及硬件測試,結果錶明,該繫統具有較高的精度和穩定性。
파형평활、빈솔은정적정현신호시방진연구적중요전제。위료능구방편지산생차신호,문장제출료일충기우DDS기술적정현신호발생기적설계방법。해방법이용FPGA심편급D/A전환기,채용직접수자빈솔합성(DDS)기술,설계병실현료상위、빈솔가공적상위상차120°적삼상정현신호발생기。동시파재Matlab배경중용DSP Builder화적원리도전화위VHDL어언,연후통과신호분석재QuartusⅡ중모의방진,최종하재도FPGA시험상,저양,접상시파기즉가관찰도삼상정현신호。문장급출료기우FPGA적삼상정현신호파형적설계방법,병경연건방진측시험증급경건측시,결과표명,해계통구유교고적정도화은정성。