电视技术
電視技術
전시기술
TV ENGINEERING
2014年
5期
62-65
,共4页
FPGA%信号源%AD5628%并行输出
FPGA%信號源%AD5628%併行輸齣
FPGA%신호원%AD5628%병행수출
FPGA%signal source%AD5628%parallel output
针对以往多路信号源数模转换模块及后续调理电路的复杂性问题,提出了一种基于FPGA和PCI总线技术的信号源系统设计.以FPGA作为中央控制核心,采用D/A转换器AD5628,围绕其展开系统硬件电路与FPGA逻辑时序设计,实现了多路幅值为-6~6V可调模拟量信号源的并行输出.测试结果表明,系统输出信号精度高,稳定性强,满足设计要求.
針對以往多路信號源數模轉換模塊及後續調理電路的複雜性問題,提齣瞭一種基于FPGA和PCI總線技術的信號源繫統設計.以FPGA作為中央控製覈心,採用D/A轉換器AD5628,圍繞其展開繫統硬件電路與FPGA邏輯時序設計,實現瞭多路幅值為-6~6V可調模擬量信號源的併行輸齣.測試結果錶明,繫統輸齣信號精度高,穩定性彊,滿足設計要求.
침대이왕다로신호원수모전환모괴급후속조리전로적복잡성문제,제출료일충기우FPGA화PCI총선기술적신호원계통설계.이FPGA작위중앙공제핵심,채용D/A전환기AD5628,위요기전개계통경건전로여FPGA라집시서설계,실현료다로폭치위-6~6V가조모의량신호원적병행수출.측시결과표명,계통수출신호정도고,은정성강,만족설계요구.