西安理工大学学报
西安理工大學學報
서안리공대학학보
JOURNAL OF XI'AN UNIVERSITY OF TECHNOLOGY
2014年
1期
46-51
,共6页
路伟%余宁梅%南江涵%王冬芳
路偉%餘寧梅%南江涵%王鼕芳
로위%여저매%남강함%왕동방
去块滤波%高效图像编码%可配置
去塊濾波%高效圖像編碼%可配置
거괴려파%고효도상편마%가배치
deblocking filter%HEVC%configurable
提出了一种滤波单元数可配置的HEVC去块滤波器VLSI结构.通过对HEVC的去块滤波算法分析,针对滤波块间相互独立进行滤波的特性,设计了滤波单元数可配置的并行结构.该结构将滤波单元设计成基本单元,数量可调节.在提高了吞吐率和计算效率的同时,解决了VLSI设计中面积过大的问题.并设计了转置模块,有效地对数据进行调整,以提高流水线运行效率.在SMIC 0.13 μm工艺库下,进行逻辑综合,滤波单元采用4个,系统总门数为59.7K.在时钟频率300 MHz下,可处理3840×2160@33fps的视频序列.
提齣瞭一種濾波單元數可配置的HEVC去塊濾波器VLSI結構.通過對HEVC的去塊濾波算法分析,針對濾波塊間相互獨立進行濾波的特性,設計瞭濾波單元數可配置的併行結構.該結構將濾波單元設計成基本單元,數量可調節.在提高瞭吞吐率和計算效率的同時,解決瞭VLSI設計中麵積過大的問題.併設計瞭轉置模塊,有效地對數據進行調整,以提高流水線運行效率.在SMIC 0.13 μm工藝庫下,進行邏輯綜閤,濾波單元採用4箇,繫統總門數為59.7K.在時鐘頻率300 MHz下,可處理3840×2160@33fps的視頻序列.
제출료일충려파단원수가배치적HEVC거괴려파기VLSI결구.통과대HEVC적거괴려파산법분석,침대려파괴간상호독립진행려파적특성,설계료려파단원수가배치적병행결구.해결구장려파단원설계성기본단원,수량가조절.재제고료탄토솔화계산효솔적동시,해결료VLSI설계중면적과대적문제.병설계료전치모괴,유효지대수거진행조정,이제고류수선운행효솔.재SMIC 0.13 μm공예고하,진행라집종합,려파단원채용4개,계통총문수위59.7K.재시종빈솔300 MHz하,가처리3840×2160@33fps적시빈서렬.