计算机工程
計算機工程
계산궤공정
COMPUTER ENGINEERING
2013年
8期
74-76,82
,共4页
孙铭泽%郭炜%周红月%魏继增
孫銘澤%郭煒%週紅月%魏繼增
손명택%곽위%주홍월%위계증
高速缓存%电子系统级设计%事务级建模%片上系统架构设计%周期精确%软/硬件协同设计
高速緩存%電子繫統級設計%事務級建模%片上繫統架構設計%週期精確%軟/硬件協同設計
고속완존%전자계통급설계%사무급건모%편상계통가구설계%주기정학%연/경건협동설계
Cache%Electronic System Level(ESL) design%Transaction Level Modeling(TLM)%System on Chip(SoC) architecture design%cycle-accurate%software/hardware co-design
对于片上系统(SoC)架构设计,寄存器传送级建模仿真速度慢,而采用C语言建模达不到所需的精度要求.针对上述问题,基于电子系统级(ESL)设计方法,提出一种通用的周期精确/位精确的高速缓存(Cache)事务级模型.该模型面向外部接口和内部逻辑分别采用不同的抽象层次进行建模,并构建基于ESL设计的SoC,实现软硬件协同设计.实验结果表明,集成Cache模块的仿真平台运行相应程序所需周期数大幅减少,可达到既定的精度要求.
對于片上繫統(SoC)架構設計,寄存器傳送級建模倣真速度慢,而採用C語言建模達不到所需的精度要求.針對上述問題,基于電子繫統級(ESL)設計方法,提齣一種通用的週期精確/位精確的高速緩存(Cache)事務級模型.該模型麵嚮外部接口和內部邏輯分彆採用不同的抽象層次進行建模,併構建基于ESL設計的SoC,實現軟硬件協同設計.實驗結果錶明,集成Cache模塊的倣真平檯運行相應程序所需週期數大幅減少,可達到既定的精度要求.
대우편상계통(SoC)가구설계,기존기전송급건모방진속도만,이채용C어언건모체불도소수적정도요구.침대상술문제,기우전자계통급(ESL)설계방법,제출일충통용적주기정학/위정학적고속완존(Cache)사무급모형.해모형면향외부접구화내부라집분별채용불동적추상층차진행건모,병구건기우ESL설계적SoC,실현연경건협동설계.실험결과표명,집성Cache모괴적방진평태운행상응정서소수주기수대폭감소,가체도기정적정도요구.