电子测量技术
電子測量技術
전자측량기술
ELECTRONIC MEASUREMENT TECHNOLOGY
2013年
12期
53-55
,共3页
m序列%FIR滤波%宽带噪声%AD9739
m序列%FIR濾波%寬帶譟聲%AD9739
m서렬%FIR려파%관대조성%AD9739
m-sequence%FIR filter%Broad band noise%AD9739
随着宽带雷达信号的不断发展,需要宽带的噪声干扰信号.提出了一种宽带数字高斯白噪声产生的方法,通过FPGA并行产生4路m序列,并使用多相滤波技术进行滤波,然后将4路信号合成2路信号输入到DAC,最后进行放大滤波得到模拟的宽带白噪声.设计的核心是多路m序列发生和FIR多相滤波器,详细分析了多路m序列发生算法和FIR多相滤波算法.应用Verilog HDL语言实现模块功能性设计,该系统采用Stratix Ⅳ芯片EP4SGX230和双输入高速数模转换器AD9739,可实现宽带噪声的输出.
隨著寬帶雷達信號的不斷髮展,需要寬帶的譟聲榦擾信號.提齣瞭一種寬帶數字高斯白譟聲產生的方法,通過FPGA併行產生4路m序列,併使用多相濾波技術進行濾波,然後將4路信號閤成2路信號輸入到DAC,最後進行放大濾波得到模擬的寬帶白譟聲.設計的覈心是多路m序列髮生和FIR多相濾波器,詳細分析瞭多路m序列髮生算法和FIR多相濾波算法.應用Verilog HDL語言實現模塊功能性設計,該繫統採用Stratix Ⅳ芯片EP4SGX230和雙輸入高速數模轉換器AD9739,可實現寬帶譟聲的輸齣.
수착관대뢰체신호적불단발전,수요관대적조성간우신호.제출료일충관대수자고사백조성산생적방법,통과FPGA병행산생4로m서렬,병사용다상려파기술진행려파,연후장4로신호합성2로신호수입도DAC,최후진행방대려파득도모의적관대백조성.설계적핵심시다로m서렬발생화FIR다상려파기,상세분석료다로m서렬발생산법화FIR다상려파산법.응용Verilog HDL어언실현모괴공능성설계,해계통채용Stratix Ⅳ심편EP4SGX230화쌍수입고속수모전환기AD9739,가실현관대조성적수출.