电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2014年
1期
34-37
,共4页
循环TDC%TDA%时域ADC
循環TDC%TDA%時域ADC
순배TDC%TDA%시역ADC
cyclic TDC%TDA%time-based ADC
设计了一种适用于时域ADC的基于电容-比较器型TDA的循环TDC.循环TDC重复使用单增益级可降低量化时间差量器件的匹配需求,可克服传统延时线TDC中大量延时线变换引起的时间不确定性.同时,循环结构只占用较小的芯片面积而更加适用于片上系统.循环TDC采用不加校准的电容-比较器型TDA来增加线性输入范围,TDA以小于2%的增益误差来放大时间差量.通过0.18 μm标准CMOS工艺完成了电路设计和仿真,在1.3 MS/s的采样速率下,TDC获得了±20 ns输入范围和8 bit的分辨率,INL和DNL分别是-1.671/+1.59 LSB和-0.5/+0.604 LSB.
設計瞭一種適用于時域ADC的基于電容-比較器型TDA的循環TDC.循環TDC重複使用單增益級可降低量化時間差量器件的匹配需求,可剋服傳統延時線TDC中大量延時線變換引起的時間不確定性.同時,循環結構隻佔用較小的芯片麵積而更加適用于片上繫統.循環TDC採用不加校準的電容-比較器型TDA來增加線性輸入範圍,TDA以小于2%的增益誤差來放大時間差量.通過0.18 μm標準CMOS工藝完成瞭電路設計和倣真,在1.3 MS/s的採樣速率下,TDC穫得瞭±20 ns輸入範圍和8 bit的分辨率,INL和DNL分彆是-1.671/+1.59 LSB和-0.5/+0.604 LSB.
설계료일충괄용우시역ADC적기우전용-비교기형TDA적순배TDC.순배TDC중복사용단증익급가강저양화시간차량기건적필배수구,가극복전통연시선TDC중대량연시선변환인기적시간불학정성.동시,순배결구지점용교소적심편면적이경가괄용우편상계통.순배TDC채용불가교준적전용-비교기형TDA래증가선성수입범위,TDA이소우2%적증익오차래방대시간차량.통과0.18 μm표준CMOS공예완성료전로설계화방진,재1.3 MS/s적채양속솔하,TDC획득료±20 ns수입범위화8 bit적분변솔,INL화DNL분별시-1.671/+1.59 LSB화-0.5/+0.604 LSB.