电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2014年
1期
157-161
,共5页
DSP%FPGA/CPLD%数据传输%CRC校验%帧同步
DSP%FPGA/CPLD%數據傳輸%CRC校驗%幀同步
DSP%FPGA/CPLD%수거전수%CRC교험%정동보
DSP%FPGA/CPLD%data transmission%CRC%communication protocol
为了避免DSP串行数据传输容易出现数据不同步、误码率高的情况,介绍了一种以DSP为核心,通过FPGA/CPLD扩展外设,采取帧同步和CRC校验的数据传输方法。该设计在DSP数据传输硬件设计的基础上,依靠有限状态机帧同步法和按字节计算CRC,将两种方法相结合定义新的通信协议,将数据存放于所约定的数据帧中进行传输。测试结果表明该方法提高了整个DSP系统的效率、稳定性和安全性,适用于众多信息量大、高速数据传输的场合。
為瞭避免DSP串行數據傳輸容易齣現數據不同步、誤碼率高的情況,介紹瞭一種以DSP為覈心,通過FPGA/CPLD擴展外設,採取幀同步和CRC校驗的數據傳輸方法。該設計在DSP數據傳輸硬件設計的基礎上,依靠有限狀態機幀同步法和按字節計算CRC,將兩種方法相結閤定義新的通信協議,將數據存放于所約定的數據幀中進行傳輸。測試結果錶明該方法提高瞭整箇DSP繫統的效率、穩定性和安全性,適用于衆多信息量大、高速數據傳輸的場閤。
위료피면DSP천행수거전수용역출현수거불동보、오마솔고적정황,개소료일충이DSP위핵심,통과FPGA/CPLD확전외설,채취정동보화CRC교험적수거전수방법。해설계재DSP수거전수경건설계적기출상,의고유한상태궤정동보법화안자절계산CRC,장량충방법상결합정의신적통신협의,장수거존방우소약정적수거정중진행전수。측시결과표명해방법제고료정개DSP계통적효솔、은정성화안전성,괄용우음다신식량대、고속수거전수적장합。
Asynchronous data and high error rate always happen in DSP data transmission. To avoid those problems, data transmission method is designed based on DSP,through FPGA/CPLD expansion peripherals,and taken frame synchronization and CRC. Based on a DSP hardware design,a new communication protocol is defined which depends on finite state frame synchronization and calculated by byte CRC. The data stores in the data frame to transport. Through some tests,the method can improve the efficiency,stability,security of the DSP system. It also adapts the occasions which large amount and high-speed data transfer.