工业控制计算机
工業控製計算機
공업공제계산궤
INDUSTRY CONTROL COMPUTER
2014年
4期
89-90,92
,共3页
Rife算法%频率估计%FPGA%FFT%Verilog HDL
Rife算法%頻率估計%FPGA%FFT%Verilog HDL
Rife산법%빈솔고계%FPGA%FFT%Verilog HDL
在信号处理领域,高精度的频率估计对信号特征的提取显得尤为重要.介绍了基于Rife算法的频率估计,并将其在FPGA上实现.该算法首先利用FFT对信号频率作粗估计,然后利用最大谱线以及与其相邻的次大谱线进行插值来确定真实频率位置,使频率估计性能得到提高.给出了Rife算法与DFT算法在不同信噪比条件下频率估计性能曲线.最后,将Rife算法在FPGA上利用硬件描述语言——Verilog HDL进行了硬件设计,并对FPGA和Matlab的频率估计结果进行了比较、分析.实验仿真结果表明,该算法运算量小,易在FPGA上实现,该设计具有可行性.
在信號處理領域,高精度的頻率估計對信號特徵的提取顯得尤為重要.介紹瞭基于Rife算法的頻率估計,併將其在FPGA上實現.該算法首先利用FFT對信號頻率作粗估計,然後利用最大譜線以及與其相鄰的次大譜線進行插值來確定真實頻率位置,使頻率估計性能得到提高.給齣瞭Rife算法與DFT算法在不同信譟比條件下頻率估計性能麯線.最後,將Rife算法在FPGA上利用硬件描述語言——Verilog HDL進行瞭硬件設計,併對FPGA和Matlab的頻率估計結果進行瞭比較、分析.實驗倣真結果錶明,該算法運算量小,易在FPGA上實現,該設計具有可行性.
재신호처리영역,고정도적빈솔고계대신호특정적제취현득우위중요.개소료기우Rife산법적빈솔고계,병장기재FPGA상실현.해산법수선이용FFT대신호빈솔작조고계,연후이용최대보선이급여기상린적차대보선진행삽치래학정진실빈솔위치,사빈솔고계성능득도제고.급출료Rife산법여DFT산법재불동신조비조건하빈솔고계성능곡선.최후,장Rife산법재FPGA상이용경건묘술어언——Verilog HDL진행료경건설계,병대FPGA화Matlab적빈솔고계결과진행료비교、분석.실험방진결과표명,해산법운산량소,역재FPGA상실현,해설계구유가행성.