南京邮电大学学报(自然科学版)
南京郵電大學學報(自然科學版)
남경유전대학학보(자연과학판)
JOURNAL OF NANJING UNIVERSITY OF POSTS AND TELECOMMUNICATIONS(NATURAL SCIENCE)
2014年
1期
47-52
,共6页
张陆%张长春%李卫%郭宇锋%方玉明
張陸%張長春%李衛%郭宇鋒%方玉明
장륙%장장춘%리위%곽우봉%방옥명
专用集成电路%全数字锁相环%时间数字转换器%相位检测
專用集成電路%全數字鎖相環%時間數字轉換器%相位檢測
전용집성전로%전수자쇄상배%시간수자전환기%상위검측
application specific integrated circuit (ASIC)%all digital phase-locked loop (ADPLL)%time-to-digital converter(TDC)%phase detection
采用标准0.18 μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC).针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准确性,扩大了测量范围.该设计完成了RTL级建模、仿真、综合及布局布线等整个流程.仿真结果表明,该TDC电路工作正常,在1.8V电源电压下,功耗为10 mW,能达到的分辨率约为0.3 ns,版图尺寸为255 μm×265 μm.
採用標準0.18 μm CMOS工藝,設計瞭一種應用于全數字鎖相環中檢測相位差大小的時間數字轉換電路(TDC).針對傳統TDC電路的不足,通過加入上升沿檢測電路,擴大計數器位寬,使得TDC電路不僅能完成時數轉換的基本功能,而且提高瞭時數轉換的準確性,擴大瞭測量範圍.該設計完成瞭RTL級建模、倣真、綜閤及佈跼佈線等整箇流程.倣真結果錶明,該TDC電路工作正常,在1.8V電源電壓下,功耗為10 mW,能達到的分辨率約為0.3 ns,版圖呎吋為255 μm×265 μm.
채용표준0.18 μm CMOS공예,설계료일충응용우전수자쇄상배중검측상위차대소적시간수자전환전로(TDC).침대전통TDC전로적불족,통과가입상승연검측전로,확대계수기위관,사득TDC전로불부능완성시수전환적기본공능,이차제고료시수전환적준학성,확대료측량범위.해설계완성료RTL급건모、방진、종합급포국포선등정개류정.방진결과표명,해TDC전로공작정상,재1.8V전원전압하,공모위10 mW,능체도적분변솔약위0.3 ns,판도척촌위255 μm×265 μm.