电子产品世界
電子產品世界
전자산품세계
ELECTRONIC & DESIGN WORLD
2014年
2期
56-58
,共3页
王宗民%孔瀛%周亮
王宗民%孔瀛%週亮
왕종민%공영%주량
校准技术%电流DAC%分段结构
校準技術%電流DAC%分段結構
교준기술%전류DAC%분단결구
本文设计了一种3.3V 14位210MSPS电流型DAC。该转换器包括高速模拟开关、带隙参考电路、电流调整电路和高速锁存器等。采用了分段电流沉结构,同时还采取了电流源调整技术,改善了芯片的线性参数。电路基于0.35μm CMOS工艺设计,芯片面积3.8mm2。测试表明,其刷新率可达210MSPS,INL为±0.8LSB,DNL为±0.5LSB,SFDR@fclk=210MSPS为72dBC@fout=5.04MHz,在3.3V电压下工作时功耗小于120mW。本文网络版地址:http://www.eepw.com.cn/article/233873.htm
本文設計瞭一種3.3V 14位210MSPS電流型DAC。該轉換器包括高速模擬開關、帶隙參攷電路、電流調整電路和高速鎖存器等。採用瞭分段電流沉結構,同時還採取瞭電流源調整技術,改善瞭芯片的線性參數。電路基于0.35μm CMOS工藝設計,芯片麵積3.8mm2。測試錶明,其刷新率可達210MSPS,INL為±0.8LSB,DNL為±0.5LSB,SFDR@fclk=210MSPS為72dBC@fout=5.04MHz,在3.3V電壓下工作時功耗小于120mW。本文網絡版地阯:http://www.eepw.com.cn/article/233873.htm
본문설계료일충3.3V 14위210MSPS전류형DAC。해전환기포괄고속모의개관、대극삼고전로、전류조정전로화고속쇄존기등。채용료분단전류침결구,동시환채취료전류원조정기술,개선료심편적선성삼수。전로기우0.35μm CMOS공예설계,심편면적3.8mm2。측시표명,기쇄신솔가체210MSPS,INL위±0.8LSB,DNL위±0.5LSB,SFDR@fclk=210MSPS위72dBC@fout=5.04MHz,재3.3V전압하공작시공모소우120mW。본문망락판지지:http://www.eepw.com.cn/article/233873.htm