电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2014年
6期
99-102
,共4页
QC-LDPC码%欧氏几何%CCSDS%移位寄存累加电路单元%空间通信
QC-LDPC碼%歐氏幾何%CCSDS%移位寄存纍加電路單元%空間通信
QC-LDPC마%구씨궤하%CCSDS%이위기존루가전로단원%공간통신
QC-LDPC codes%Euclidean geometry%CCSDS%Shift-register-adder-accumulator (SRAA)%space communication
对基于欧氏几何的QC-LDPC码的数学基础进行了分析与阐述,从原理上分析了此类LDPC码性能优异的原因,并结合CCSDS所推荐的适用于近地通信的(8160,7136)码,建立了此类LDPC码的普适性构造方法.针对航天任务中资源、功耗、码速率的严格要求,设计了一套完备的空间通信编码方案,采用移位寄存累加电路单元(SRAA),分别设计针对面积优化的串行编码电路和针对速度优化的并行编码电路.使用Xilinx Virtex-4 FPGA测试串行编码速率可达210 Mbps以上,并行编码速率最高可达2 Gbps左右.
對基于歐氏幾何的QC-LDPC碼的數學基礎進行瞭分析與闡述,從原理上分析瞭此類LDPC碼性能優異的原因,併結閤CCSDS所推薦的適用于近地通信的(8160,7136)碼,建立瞭此類LDPC碼的普適性構造方法.針對航天任務中資源、功耗、碼速率的嚴格要求,設計瞭一套完備的空間通信編碼方案,採用移位寄存纍加電路單元(SRAA),分彆設計針對麵積優化的串行編碼電路和針對速度優化的併行編碼電路.使用Xilinx Virtex-4 FPGA測試串行編碼速率可達210 Mbps以上,併行編碼速率最高可達2 Gbps左右.
대기우구씨궤하적QC-LDPC마적수학기출진행료분석여천술,종원리상분석료차류LDPC마성능우이적원인,병결합CCSDS소추천적괄용우근지통신적(8160,7136)마,건립료차류LDPC마적보괄성구조방법.침대항천임무중자원、공모、마속솔적엄격요구,설계료일투완비적공간통신편마방안,채용이위기존루가전로단원(SRAA),분별설계침대면적우화적천행편마전로화침대속도우화적병행편마전로.사용Xilinx Virtex-4 FPGA측시천행편마속솔가체210 Mbps이상,병행편마속솔최고가체2 Gbps좌우.