辽宁大学学报(自然科学版)
遼寧大學學報(自然科學版)
료녕대학학보(자연과학판)
JOURNAL OF LIAONING UNIVERSITY(NATURAL SCIENCE EDITION)
2014年
1期
13-20
,共8页
刘兴辉%姜长仁%张冬苓%曹军%罗烨辉
劉興輝%薑長仁%張鼕苓%曹軍%囉燁輝
류흥휘%강장인%장동령%조군%라엽휘
相位偏移%选择器%多链路%逻辑电路
相位偏移%選擇器%多鏈路%邏輯電路
상위편이%선택기%다련로%라집전로
对于PCI Express(PCIE)多链路通道来说,发送端使用相同的时钟源同时发送数据时,通常会出现相位偏移(skew)的问题.解决链路中的相位偏移问题,能够保证所有链路中的接收端同时接收并正确处理接收到的数据,这在高速多链路串行电路中尤为重要.我们提出了一种De-skew逻辑电路,并说明了如何利用计数器来计算skew的大小、如何利用选择器控制数据是否经过缓存器,以及所组成的逻辑电路是如何消除链路中的skew;该逻辑设计已通过RTL级仿真和FPGA验证,仿真与验证的结果与预期结果完全符合,充分表明该逻辑设计能够完全解决链路的skew现象.与国外解决skew的方案对比表明,所设计的辑电路具有全面性,优越性和实用性.
對于PCI Express(PCIE)多鏈路通道來說,髮送耑使用相同的時鐘源同時髮送數據時,通常會齣現相位偏移(skew)的問題.解決鏈路中的相位偏移問題,能夠保證所有鏈路中的接收耑同時接收併正確處理接收到的數據,這在高速多鏈路串行電路中尤為重要.我們提齣瞭一種De-skew邏輯電路,併說明瞭如何利用計數器來計算skew的大小、如何利用選擇器控製數據是否經過緩存器,以及所組成的邏輯電路是如何消除鏈路中的skew;該邏輯設計已通過RTL級倣真和FPGA驗證,倣真與驗證的結果與預期結果完全符閤,充分錶明該邏輯設計能夠完全解決鏈路的skew現象.與國外解決skew的方案對比錶明,所設計的輯電路具有全麵性,優越性和實用性.
대우PCI Express(PCIE)다련로통도래설,발송단사용상동적시종원동시발송수거시,통상회출현상위편이(skew)적문제.해결련로중적상위편이문제,능구보증소유련로중적접수단동시접수병정학처리접수도적수거,저재고속다련로천행전로중우위중요.아문제출료일충De-skew라집전로,병설명료여하이용계수기래계산skew적대소、여하이용선택기공제수거시부경과완존기,이급소조성적라집전로시여하소제련로중적skew;해라집설계이통과RTL급방진화FPGA험증,방진여험증적결과여예기결과완전부합,충분표명해라집설계능구완전해결련로적skew현상.여국외해결skew적방안대비표명,소설계적집전로구유전면성,우월성화실용성.