计算机技术与发展
計算機技術與髮展
계산궤기술여발전
COMPUTER TECHNOLOGY AND DEVELOPMENT
2014年
5期
117-119,124
,共4页
王治%田泽%黎小玉%徐文进
王治%田澤%黎小玉%徐文進
왕치%전택%려소옥%서문진
IEEE1394%PHY%原型验证%Serdes
IEEE1394%PHY%原型驗證%Serdes
IEEE1394%PHY%원형험증%Serdes
IEEE1394%PHY%prototype verification%Serdes
符合IEEE1394协议的物理层IP主要完成总线连接检测、连接管理、仲裁、数据收发等功能,是一款集成高速Ser-des的数模混合SoC。由于在Serdes的测试芯片设计完成前无法对1394物理层IP进行全面验证,因此文中在介绍1394 PHY物理层IP各部分功能的基础上,提出了一种以Xilinx的GTP代替1394物理层Serdes,构建FPGA原型验证平台,采用专用硬件逻辑和软件结合的方式,对1394物理层IP进行充分验证的方法。使用该平台可在Serdes设计未完成前对数字逻辑进行验证,大大缩短物理层IP的开发周期;通过软件控制下的测试项生成、测试过程监控、测试结果判断,可显著提高验证效率。
符閤IEEE1394協議的物理層IP主要完成總線連接檢測、連接管理、仲裁、數據收髮等功能,是一款集成高速Ser-des的數模混閤SoC。由于在Serdes的測試芯片設計完成前無法對1394物理層IP進行全麵驗證,因此文中在介紹1394 PHY物理層IP各部分功能的基礎上,提齣瞭一種以Xilinx的GTP代替1394物理層Serdes,構建FPGA原型驗證平檯,採用專用硬件邏輯和軟件結閤的方式,對1394物理層IP進行充分驗證的方法。使用該平檯可在Serdes設計未完成前對數字邏輯進行驗證,大大縮短物理層IP的開髮週期;通過軟件控製下的測試項生成、測試過程鑑控、測試結果判斷,可顯著提高驗證效率。
부합IEEE1394협의적물리층IP주요완성총선련접검측、련접관리、중재、수거수발등공능,시일관집성고속Ser-des적수모혼합SoC。유우재Serdes적측시심편설계완성전무법대1394물리층IP진행전면험증,인차문중재개소1394 PHY물리층IP각부분공능적기출상,제출료일충이Xilinx적GTP대체1394물리층Serdes,구건FPGA원형험증평태,채용전용경건라집화연건결합적방식,대1394물리층IP진행충분험증적방법。사용해평태가재Serdes설계미완성전대수자라집진행험증,대대축단물리층IP적개발주기;통과연건공제하적측시항생성、측시과정감공、측시결과판단,가현저제고험증효솔。
According to the protocol,IEEE1394 PHY IP mainly implements the function of bus interconnection,connection management, bus arbitration,data transmission and so on. It is a kind of digital and analog mixed SoC integrated a high-speed Serdes. As it is hard to fully verify 1394 PHY IP before the Serdes chip is designed,therefore based on introduction of the 1394 PHY IP function,put forward a kind of method to meet the need for PHY IP verification,including using GTP of Xilinx FPGA instead of Serdes,constructing FPGA pro-totype verification platform,adopting hardwire logic work along with software to make verification works. Applying the platform can veri-fy the digital logic before the Serdes is completed,greatly shortening the development time of physics layer IP. Through the test items generation,test processing monitor,test result judgment under software control,can remarkably improve the verification efficiency.