桂林电子科技大学学报
桂林電子科技大學學報
계림전자과기대학학보
JOURNAL OF GUILIN UNIVERSITY OF ELECTRONIC TECHNOLOGY
2014年
2期
96-100
,共5页
内插位同步%System Generator%FPGA
內插位同步%System Generator%FPGA
내삽위동보%System Generator%FPGA
interpolation synchronization%System Generator%FPGA
针对数字接收机中如何全数字地实现位同步,设计了一种内插位同步法。利用内插与 Gardner算法相结合的原理设计位同步,通过 System Generator进行建模仿真,并直接生成代码下载到 FPGA实现位同步。利用 QPSK信号进行仿真分析,FPGA硬件协同仿真进行验证。实验结果表明,内插位同步法具有很好的位同步效果。
針對數字接收機中如何全數字地實現位同步,設計瞭一種內插位同步法。利用內插與 Gardner算法相結閤的原理設計位同步,通過 System Generator進行建模倣真,併直接生成代碼下載到 FPGA實現位同步。利用 QPSK信號進行倣真分析,FPGA硬件協同倣真進行驗證。實驗結果錶明,內插位同步法具有很好的位同步效果。
침대수자접수궤중여하전수자지실현위동보,설계료일충내삽위동보법。이용내삽여 Gardner산법상결합적원리설계위동보,통과 System Generator진행건모방진,병직접생성대마하재도 FPGA실현위동보。이용 QPSK신호진행방진분석,FPGA경건협동방진진행험증。실험결과표명,내삽위동보법구유흔호적위동보효과。
In order to realize the synchronization of the digital receivers,a kind of interpolation bit synchronization method is designed.The bit synchronization is designed by combining interpolation theory with the Gardner algorithm.Through the simulation of System Generator,the generated code is downloaded to the FPGA to achieve the synchronization.The simula-tion analysis uses QPSK signal to verify the FPGA hardware component simulation.The experimental results show that the interpolation bit synchronization method has a good synchronization performance.