微电子学与计算机
微電子學與計算機
미전자학여계산궤
MICROELECTRONICS & COMPUTER
2008年
8期
143-147
,共5页
离散余弦变换%分布算法%IP核
離散餘絃變換%分佈算法%IP覈
리산여현변환%분포산법%IP핵
提出了一种基于DA(Distributed Arithmetic)算法的1-D DCT IP核结构.该结构采用无乘法器的结构设计:为提高速度,设计了两位串行分布算法结构,并对数据采用流水线方式进行处理;为减小面积,采用了OBC编码方式进行查表,将ROM的大小表由2N减小到2N-1.最后给出了FPGA实现和仿真结果,验证了该设计的正确性,满足了数据处理的实时性要求.
提齣瞭一種基于DA(Distributed Arithmetic)算法的1-D DCT IP覈結構.該結構採用無乘法器的結構設計:為提高速度,設計瞭兩位串行分佈算法結構,併對數據採用流水線方式進行處理;為減小麵積,採用瞭OBC編碼方式進行查錶,將ROM的大小錶由2N減小到2N-1.最後給齣瞭FPGA實現和倣真結果,驗證瞭該設計的正確性,滿足瞭數據處理的實時性要求.
제출료일충기우DA(Distributed Arithmetic)산법적1-D DCT IP핵결구.해결구채용무승법기적결구설계:위제고속도,설계료량위천행분포산법결구,병대수거채용류수선방식진행처리;위감소면적,채용료OBC편마방식진행사표,장ROM적대소표유2N감소도2N-1.최후급출료FPGA실현화방진결과,험증료해설계적정학성,만족료수거처리적실시성요구.