仪表技术
儀錶技術
의표기술
2010年
3期
8-10
,共3页
侯瑞博%陈自力%白勇博%祁栋升
侯瑞博%陳自力%白勇博%祁棟升
후서박%진자력%백용박%기동승
FSE%FPGA%System Generator
FSE%FPGA%System Generator
FSE%FPGA%System Generator
采用复数LMS算法,设计了一个适用于16QAM信号的8抽头T/2分数间隔均衡器(FSE,fractional spaced equalizer),并在FPGA中实现.整个设计在System Generator开发环境下完成,对算法硬件实现的设计要点进行了详细阐述.通过仿真结果可以看出,所设计的均衡器能够较好地完成对信道码间干扰的均衡.
採用複數LMS算法,設計瞭一箇適用于16QAM信號的8抽頭T/2分數間隔均衡器(FSE,fractional spaced equalizer),併在FPGA中實現.整箇設計在System Generator開髮環境下完成,對算法硬件實現的設計要點進行瞭詳細闡述.通過倣真結果可以看齣,所設計的均衡器能夠較好地完成對信道碼間榦擾的均衡.
채용복수LMS산법,설계료일개괄용우16QAM신호적8추두T/2분수간격균형기(FSE,fractional spaced equalizer),병재FPGA중실현.정개설계재System Generator개발배경하완성,대산법경건실현적설계요점진행료상세천술.통과방진결과가이간출,소설계적균형기능구교호지완성대신도마간간우적균형.