价值工程
價值工程
개치공정
VALUE ENGINEERING
2010年
9期
232-233
,共2页
FPGA%VHDL%EDA%波形发生器
FPGA%VHDL%EDA%波形髮生器
FPGA%VHDL%EDA%파형발생기
主要研究了采用FPGA和VHDL语言,运用自顶向下设计思想设计多功能数字波形发生器的问题.数字波形发生器基于FPGA设计,VHDL编程实现,集成在1片Altera公司的EPF10K10LC84-3芯片上,其输出的8位数据通过D/A转换并经滤波电路后即得所需波形.频率可从100~1000Hz等步进调节,最小步进100Hz.系统频率范围宽,频率和幅度精度高.
主要研究瞭採用FPGA和VHDL語言,運用自頂嚮下設計思想設計多功能數字波形髮生器的問題.數字波形髮生器基于FPGA設計,VHDL編程實現,集成在1片Altera公司的EPF10K10LC84-3芯片上,其輸齣的8位數據通過D/A轉換併經濾波電路後即得所需波形.頻率可從100~1000Hz等步進調節,最小步進100Hz.繫統頻率範圍寬,頻率和幅度精度高.
주요연구료채용FPGA화VHDL어언,운용자정향하설계사상설계다공능수자파형발생기적문제.수자파형발생기기우FPGA설계,VHDL편정실현,집성재1편Altera공사적EPF10K10LC84-3심편상,기수출적8위수거통과D/A전환병경려파전로후즉득소수파형.빈솔가종100~1000Hz등보진조절,최소보진100Hz.계통빈솔범위관,빈솔화폭도정도고.