电子质量
電子質量
전자질량
ELECTRONICS QUALITY
2014年
3期
28-31
,共4页
FPGA%ADC0809%DAC0832%有限状态机
FPGA%ADC0809%DAC0832%有限狀態機
FPGA%ADC0809%DAC0832%유한상태궤
FPGA%ADC0809%DAC0832%Finite State Machiner
该设计使用Altera公司的Cyclone系列的EP2C5T144C8作为主控器,采用VHDL语言以及使用Quartus_II_9.0平台设计数据采集控制系统。采用ADC0809作为模数转换器,DAC0832作为数模转换器,采用四位一体共阴极数码管作为显示装置。在程序设计中,用状态机控制ADC0809来采样,根据外部按键的状态来确定所需显示的数据,通过改变DAC0832的参考电压,实现了极性输出。测试结果表明,系统整体比较稳定,采样具有较高的精度和速度。
該設計使用Altera公司的Cyclone繫列的EP2C5T144C8作為主控器,採用VHDL語言以及使用Quartus_II_9.0平檯設計數據採集控製繫統。採用ADC0809作為模數轉換器,DAC0832作為數模轉換器,採用四位一體共陰極數碼管作為顯示裝置。在程序設計中,用狀態機控製ADC0809來採樣,根據外部按鍵的狀態來確定所需顯示的數據,通過改變DAC0832的參攷電壓,實現瞭極性輸齣。測試結果錶明,繫統整體比較穩定,採樣具有較高的精度和速度。
해설계사용Altera공사적Cyclone계렬적EP2C5T144C8작위주공기,채용VHDL어언이급사용Quartus_II_9.0평태설계수거채집공제계통。채용ADC0809작위모수전환기,DAC0832작위수모전환기,채용사위일체공음겁수마관작위현시장치。재정서설계중,용상태궤공제ADC0809래채양,근거외부안건적상태래학정소수현시적수거,통과개변DAC0832적삼고전압,실현료겁성수출。측시결과표명,계통정체비교은정,채양구유교고적정도화속도。
This design uses Altera's Cyclone series EP2C5T144C8 as the main control er,VHDL as the lan-guage and Quartus_II_9.0 Platform Design of data acquisition and control system.Using ADC0809 as the analog-to-digital converter,DAC0832 as a digital-to-analog converter,and the four in one common cath-ode LED digital tube as display device.Sampling the state machine to control ADC0809 in the program de-sign,according to the external key state to determine the required data display,the reference voltage change DAC0832,realize the polarity output difference.This design final y completed the design requirements.