计算机测量与控制
計算機測量與控製
계산궤측량여공제
COMPUTER MEASUREMENT & CONTROL
2009年
11期
2319-2321
,共3页
宽带%数据采集%锁相环%相位校正%FPGA
寬帶%數據採集%鎖相環%相位校正%FPGA
관대%수거채집%쇄상배%상위교정%FPGA
wide-band%data acquisition%phase-locked loop%phase correction%FPGA
为了解决宽带数据采集中由于传输线延时不一致造成的数据误采集的问题,首先从数据传输线电平转换机理人手分析了这一问题的原因所在,在此基础上,给出了估算采集时钟相位失真程度的一种简便测试方法,并分析了基于FPGA实现的两种时钟相位校正方法,即DPLL法和Logic Cell法;最后,利用FPGA集成开发环境QuartusⅡ对这两种相位校正方法的性能进行了仿真和比较,结果表明,这两种方法都具有精确的可控性.
為瞭解決寬帶數據採集中由于傳輸線延時不一緻造成的數據誤採集的問題,首先從數據傳輸線電平轉換機理人手分析瞭這一問題的原因所在,在此基礎上,給齣瞭估算採集時鐘相位失真程度的一種簡便測試方法,併分析瞭基于FPGA實現的兩種時鐘相位校正方法,即DPLL法和Logic Cell法;最後,利用FPGA集成開髮環境QuartusⅡ對這兩種相位校正方法的性能進行瞭倣真和比較,結果錶明,這兩種方法都具有精確的可控性.
위료해결관대수거채집중유우전수선연시불일치조성적수거오채집적문제,수선종수거전수선전평전환궤리인수분석료저일문제적원인소재,재차기출상,급출료고산채집시종상위실진정도적일충간편측시방법,병분석료기우FPGA실현적량충시종상위교정방법,즉DPLL법화Logic Cell법;최후,이용FPGA집성개발배경QuartusⅡ대저량충상위교정방법적성능진행료방진화비교,결과표명,저량충방법도구유정학적가공성.