低压电器
低壓電器
저압전기
LOW VOLTAGE APPARATUS
2013年
5期
25-28,48
,共5页
牟涛%周水斌%赵应兵%尹明
牟濤%週水斌%趙應兵%尹明
모도%주수빈%조응병%윤명
电子互感器%可编程系统芯片%NiosⅡ处理器%采集器
電子互感器%可編程繫統芯片%NiosⅡ處理器%採集器
전자호감기%가편정계통심편%NiosⅡ처리기%채집기
针对电子式互感器采集器设计中的一些问题,介绍了一种新型的采集器设计方法.采用可编程系统芯片技术在现场可编程门阵列(FPGA)内构造CPU处理器软核,通过单片FPGA实现了传统的CPU加FPGA才能实现的高速、高精度、高可靠性采集器功能,具有成本低、体积小、电路结构简单、人机交互好、电磁兼容特性高等特点.通过两层系数法,实现了采集器与传感头间的免调试更换,同时采集器可通过光串口实现程序在线配置,方便现场的维护和升级.整个系统通过验证证明,能解决现有采集器设计中的一些问题.
針對電子式互感器採集器設計中的一些問題,介紹瞭一種新型的採集器設計方法.採用可編程繫統芯片技術在現場可編程門陣列(FPGA)內構造CPU處理器軟覈,通過單片FPGA實現瞭傳統的CPU加FPGA纔能實現的高速、高精度、高可靠性採集器功能,具有成本低、體積小、電路結構簡單、人機交互好、電磁兼容特性高等特點.通過兩層繫數法,實現瞭採集器與傳感頭間的免調試更換,同時採集器可通過光串口實現程序在線配置,方便現場的維護和升級.整箇繫統通過驗證證明,能解決現有採集器設計中的一些問題.
침대전자식호감기채집기설계중적일사문제,개소료일충신형적채집기설계방법.채용가편정계통심편기술재현장가편정문진렬(FPGA)내구조CPU처리기연핵,통과단편FPGA실현료전통적CPU가FPGA재능실현적고속、고정도、고가고성채집기공능,구유성본저、체적소、전로결구간단、인궤교호호、전자겸용특성고등특점.통과량층계수법,실현료채집기여전감두간적면조시경환,동시채집기가통과광천구실현정서재선배치,방편현장적유호화승급.정개계통통과험증증명,능해결현유채집기설계중적일사문제.