电子技术
電子技術
전자기술
ELECTRONIC TECHNOLOGY
2012年
11期
21-24
,共4页
毛曼卿%王春林%陈卓%刘克刚
毛曼卿%王春林%陳卓%劉剋剛
모만경%왕춘림%진탁%류극강
离散小波变换%提升式算法%低功耗%并行
離散小波變換%提升式算法%低功耗%併行
리산소파변환%제승식산법%저공모%병행
离散小波变换需要较大的运算量和运算空间,为了提高JPEG2000图像压缩速度,提出一种基于提升算法的二维离散5/3小波变换的VLSI架构,这种结构同时进行行变换和列变换.文章对于VLSI架构的五大模块(行小波变换运算模块、两个列小波变换模块、FIFO寄存组和系统整体控制模块)的硬件实现给出了相应的方案.在Quartus Ⅱ 7.2的平台下对于设计的该系统的时序仿真测试结果表明,综合分析后系统最小组合逻辑时延为7.142ns,可达到的最高频率为140.02MHz.时序仿真测试中当系统工作频率为100MHz,数据吞吐率达到773.944Mbit/s.
離散小波變換需要較大的運算量和運算空間,為瞭提高JPEG2000圖像壓縮速度,提齣一種基于提升算法的二維離散5/3小波變換的VLSI架構,這種結構同時進行行變換和列變換.文章對于VLSI架構的五大模塊(行小波變換運算模塊、兩箇列小波變換模塊、FIFO寄存組和繫統整體控製模塊)的硬件實現給齣瞭相應的方案.在Quartus Ⅱ 7.2的平檯下對于設計的該繫統的時序倣真測試結果錶明,綜閤分析後繫統最小組閤邏輯時延為7.142ns,可達到的最高頻率為140.02MHz.時序倣真測試中噹繫統工作頻率為100MHz,數據吞吐率達到773.944Mbit/s.
리산소파변환수요교대적운산량화운산공간,위료제고JPEG2000도상압축속도,제출일충기우제승산법적이유리산5/3소파변환적VLSI가구,저충결구동시진행행변환화렬변환.문장대우VLSI가구적오대모괴(행소파변환운산모괴、량개렬소파변환모괴、FIFO기존조화계통정체공제모괴)적경건실현급출료상응적방안.재Quartus Ⅱ 7.2적평태하대우설계적해계통적시서방진측시결과표명,종합분석후계통최소조합라집시연위7.142ns,가체도적최고빈솔위140.02MHz.시서방진측시중당계통공작빈솔위100MHz,수거탄토솔체도773.944Mbit/s.