电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2013年
1期
47-49,54
,共4页
指纹增强%方向图%查表结构%RTL
指紋增彊%方嚮圖%查錶結構%RTL
지문증강%방향도%사표결구%RTL
增强运算是指纹预处理中的关键步骤,在以往算法的基础上加以改进,设计了一种基于查表结构的硬件电路,提高了运算速度,同时节约了硬件资源.用Verilog硬件描述语言对电路进行RTL(Register Transistor Level)建模,并编写测试模型对电路进行仿真.通过测试结果可知,电路运算速度快,是等条件下通用处理器运算速度的10倍以上;增强后为二值化指纹图,减少了预处理的步骤与时间;其优越的增强效果,保证了后续的指纹特征提取与识别的正确率.该增强电路可作为IP核应用在指纹识别集成电路中.
增彊運算是指紋預處理中的關鍵步驟,在以往算法的基礎上加以改進,設計瞭一種基于查錶結構的硬件電路,提高瞭運算速度,同時節約瞭硬件資源.用Verilog硬件描述語言對電路進行RTL(Register Transistor Level)建模,併編寫測試模型對電路進行倣真.通過測試結果可知,電路運算速度快,是等條件下通用處理器運算速度的10倍以上;增彊後為二值化指紋圖,減少瞭預處理的步驟與時間;其優越的增彊效果,保證瞭後續的指紋特徵提取與識彆的正確率.該增彊電路可作為IP覈應用在指紋識彆集成電路中.
증강운산시지문예처리중적관건보취,재이왕산법적기출상가이개진,설계료일충기우사표결구적경건전로,제고료운산속도,동시절약료경건자원.용Verilog경건묘술어언대전로진행RTL(Register Transistor Level)건모,병편사측시모형대전로진행방진.통과측시결과가지,전로운산속도쾌,시등조건하통용처리기운산속도적10배이상;증강후위이치화지문도,감소료예처리적보취여시간;기우월적증강효과,보증료후속적지문특정제취여식별적정학솔.해증강전로가작위IP핵응용재지문식별집성전로중.