电子产品可靠性与环境试验
電子產品可靠性與環境試驗
전자산품가고성여배경시험
ELECTRONIC PRODUCT RELIABILITY AND ENVIRONMENTAL TESTING
2013年
z1期
124-127
,共4页
现场可编程门阵列%模数转换%硬件描述语言%数据采集与处理
現場可編程門陣列%模數轉換%硬件描述語言%數據採集與處理
현장가편정문진렬%모수전환%경건묘술어언%수거채집여처리
介绍了用FPGA逻辑控制多通道的模拟信号进行高速采样,并用FPGA对A/D转换的数据进行运算、存储和处理的方法,从而在减少CPU占用率(负担)的情况下实现了高速A/D及采样存储.该设计采用FPGA器件EP1C3T144C8N处理器,使用VHDL硬件语言进行编程;并在Quartus Ⅱ平台下进行了软件编程和仿真验证.
介紹瞭用FPGA邏輯控製多通道的模擬信號進行高速採樣,併用FPGA對A/D轉換的數據進行運算、存儲和處理的方法,從而在減少CPU佔用率(負擔)的情況下實現瞭高速A/D及採樣存儲.該設計採用FPGA器件EP1C3T144C8N處理器,使用VHDL硬件語言進行編程;併在Quartus Ⅱ平檯下進行瞭軟件編程和倣真驗證.
개소료용FPGA라집공제다통도적모의신호진행고속채양,병용FPGA대A/D전환적수거진행운산、존저화처리적방법,종이재감소CPU점용솔(부담)적정황하실현료고속A/D급채양존저.해설계채용FPGA기건EP1C3T144C8N처리기,사용VHDL경건어언진행편정;병재Quartus Ⅱ평태하진행료연건편정화방진험증.