山西电子技术
山西電子技術
산서전자기술
SHANXI ELECTRONIC TECHNOLOGY
2012年
3期
26-27,47
,共3页
增益%可编程模拟器件%ispPAC10
增益%可編程模擬器件%ispPAC10
증익%가편정모의기건%ispPAC10
gain%programmable analog device%ispPAC10
电路设计中要实现对微弱信号放大、高速信号采集、大功率输出等功能,必须采用模拟电路,但长期以来模拟电路的设计一直存在着处理精度低,设计、调试难度大等缺陷。基于此利用Lattice公司推出的在系统可编程模拟电路简称ispPAC进行了放大器的增益设计。它允许设计者使用EDA软件在计算机上设计修改模拟电路,并进行仿真,最后还可以通过编程电缆将设计方案下载到芯片中去。通过开发软件可以调整电路的增益、带宽和阈值等性能指标。在此主要介绍了利用ispPAC10实现模拟信号的增益调整方面的几种技术。
電路設計中要實現對微弱信號放大、高速信號採集、大功率輸齣等功能,必鬚採用模擬電路,但長期以來模擬電路的設計一直存在著處理精度低,設計、調試難度大等缺陷。基于此利用Lattice公司推齣的在繫統可編程模擬電路簡稱ispPAC進行瞭放大器的增益設計。它允許設計者使用EDA軟件在計算機上設計脩改模擬電路,併進行倣真,最後還可以通過編程電纜將設計方案下載到芯片中去。通過開髮軟件可以調整電路的增益、帶寬和閾值等性能指標。在此主要介紹瞭利用ispPAC10實現模擬信號的增益調整方麵的幾種技術。
전로설계중요실현대미약신호방대、고속신호채집、대공솔수출등공능,필수채용모의전로,단장기이래모의전로적설계일직존재착처리정도저,설계、조시난도대등결함。기우차이용Lattice공사추출적재계통가편정모의전로간칭ispPAC진행료방대기적증익설계。타윤허설계자사용EDA연건재계산궤상설계수개모의전로,병진행방진,최후환가이통과편정전람장설계방안하재도심편중거。통과개발연건가이조정전로적증익、대관화역치등성능지표。재차주요개소료이용ispPAC10실현모의신호적증익조정방면적궤충기술。
To realize the weak signal amplifying,signal acquisition and large power outputting function,the circuit design must use the analog circuit.But it is long-term that the analog circuit design has the defects of low processing accuracy,difficult for design and debugging.This paper uses ispPAC which is called programmable analog circuits in system that introduced by Lattice Company to achieve the gain of amplifier design.It allows the designer to use the EDA software in computer design to modify the analog circuit and carries on the simulation.Finally it can download the design to the chip with programmed cable and adjust the gain,bandwidth and threshold properties of circuit by developing software.This paper mainly describes the use of ispPAC10 which can realize analog signal gain adjustment techniques.