电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2012年
15期
1-4
,共4页
指令集仿真器%CPU%多级存储%内存管理单元%存储保护系统%物理内存属性
指令集倣真器%CPU%多級存儲%內存管理單元%存儲保護繫統%物理內存屬性
지령집방진기%CPU%다급존저%내존관리단원%존저보호계통%물리내존속성
Instruction Set Simulator (ISS)%CPU%multilevel memory cell%MMU%PMA%MPS
介绍几种常用的仿真器的设计方案,通过比较分析各自原理的优缺点,结合硬件性能,设计了基于ZWFcore的指令集仿真器ZWISS。通过对其CPU、多级存储单元、陷阱、内存管理单元(MMU)、存储保护系统(MPS)以及物理内存属性(PMA)的仿真,较完善地完成对ZWFcore的仿真。为DSP硬件评估、DSP算法实现提供了良好的软件模拟平台。
介紹幾種常用的倣真器的設計方案,通過比較分析各自原理的優缺點,結閤硬件性能,設計瞭基于ZWFcore的指令集倣真器ZWISS。通過對其CPU、多級存儲單元、陷阱、內存管理單元(MMU)、存儲保護繫統(MPS)以及物理內存屬性(PMA)的倣真,較完善地完成對ZWFcore的倣真。為DSP硬件評估、DSP算法實現提供瞭良好的軟件模擬平檯。
개소궤충상용적방진기적설계방안,통과비교분석각자원리적우결점,결합경건성능,설계료기우ZWFcore적지령집방진기ZWISS。통과대기CPU、다급존저단원、함정、내존관리단원(MMU)、존저보호계통(MPS)이급물리내존속성(PMA)적방진,교완선지완성대ZWFcore적방진。위DSP경건평고、DSP산법실현제공료량호적연건모의평태。
This paper gives the designs of several common simulators ,through comparing and analysis of advantages and disadvantages of their principles ,and combine the performance of the hardware ,promote the design of instruction set simulator based on the ZWFcore systerm.Through simulating the CPU,multi-level memory cell,the trap,the memory management unit (MMU),memory protection system (MPS) and the physical memory attribute (PMA) of the simulator,give a better way to complete the ZWFcore simulation for the assessment of DSP hardware.The simulator provides a good software simulation platform for the DSP algorithm.