中国新通信
中國新通信
중국신통신
CHINA NEW TELECOMMUNICATIONS
2014年
4期
99-101,102
,共4页
周恒箴%曾祥希%余震
週恆箴%曾祥希%餘震
주항잠%증상희%여진
FIR%数字滤波器%阶跃响应%FPGA
FIR%數字濾波器%階躍響應%FPGA
FIR%수자려파기%계약향응%FPGA
本文提出了一种采用查阶跃响应表方法实现的FIR数字滤波器设计方案,并以一个649阶FIR滤波器的FPGA设计为例,与传统的采用FPGA IPCORE实现方法进行了对比,分析该设计方法在FPGA的资源利用和系统时钟速率上的优势。通过实验数据验证,该方案可以解决现有技术中FIR滤波器需要大量乘法器和加法器的问题,达到了降低FPGA硬件资源使用、提高系统运行效率的效果。
本文提齣瞭一種採用查階躍響應錶方法實現的FIR數字濾波器設計方案,併以一箇649階FIR濾波器的FPGA設計為例,與傳統的採用FPGA IPCORE實現方法進行瞭對比,分析該設計方法在FPGA的資源利用和繫統時鐘速率上的優勢。通過實驗數據驗證,該方案可以解決現有技術中FIR濾波器需要大量乘法器和加法器的問題,達到瞭降低FPGA硬件資源使用、提高繫統運行效率的效果。
본문제출료일충채용사계약향응표방법실현적FIR수자려파기설계방안,병이일개649계FIR려파기적FPGA설계위례,여전통적채용FPGA IPCORE실현방법진행료대비,분석해설계방법재FPGA적자원이용화계통시종속솔상적우세。통과실험수거험증,해방안가이해결현유기술중FIR려파기수요대량승법기화가법기적문제,체도료강저FPGA경건자원사용、제고계통운행효솔적효과。