电视技术
電視技術
전시기술
TV ENGINEERING
2013年
1期
55-57
,共3页
错误检查和纠正%仿真%并行算法%知识产权
錯誤檢查和糾正%倣真%併行算法%知識產權
착오검사화규정%방진%병행산법%지식산권
在研究256 byte数据块ECC校验原理和简要分析软件串行实现方法的基础上,推导出高速并行ECC码生成算法,可适用数据块大小任意的ECC编码,并在Quartus9.0平台下仿真验证,结果表明该IP核编码电路具有很高的实时性.与以往ECC校验实现相比,该方法扩展性强、速度高,能满足电视服务器的需要,是一种正确适用的并行实现方法.
在研究256 byte數據塊ECC校驗原理和簡要分析軟件串行實現方法的基礎上,推導齣高速併行ECC碼生成算法,可適用數據塊大小任意的ECC編碼,併在Quartus9.0平檯下倣真驗證,結果錶明該IP覈編碼電路具有很高的實時性.與以往ECC校驗實現相比,該方法擴展性彊、速度高,能滿足電視服務器的需要,是一種正確適用的併行實現方法.
재연구256 byte수거괴ECC교험원리화간요분석연건천행실현방법적기출상,추도출고속병행ECC마생성산법,가괄용수거괴대소임의적ECC편마,병재Quartus9.0평태하방진험증,결과표명해IP핵편마전로구유흔고적실시성.여이왕ECC교험실현상비,해방법확전성강、속도고,능만족전시복무기적수요,시일충정학괄용적병행실현방법.