电视技术
電視技術
전시기술
TV ENGINEERING
2013年
1期
1-3,7
,共4页
闫国强%王勇%植涌%程伟丽
閆國彊%王勇%植湧%程偉麗
염국강%왕용%식용%정위려
DVB-S2%现场可编程门阵列%通用编码器%低密度奇偶校验码
DVB-S2%現場可編程門陣列%通用編碼器%低密度奇偶校驗碼
DVB-S2%현장가편정문진렬%통용편마기%저밀도기우교험마
针对DVB-S2标准中的LDPC码编码器,提出了一种基于FPGA的通用LDPC编码器设计,该编码器具有多码率通用的特点,并且利用IPCORE构造出多个ROM和RAM,实现了在同一信息位输入时所有与之关联校验位的并行处理,提高了编码速度.经试验测试表明,编码器能够稳定工作,处理速率约为63.371 Mbit/s,满足DVB-S2中不同码率下LDPC编码器的需求.
針對DVB-S2標準中的LDPC碼編碼器,提齣瞭一種基于FPGA的通用LDPC編碼器設計,該編碼器具有多碼率通用的特點,併且利用IPCORE構造齣多箇ROM和RAM,實現瞭在同一信息位輸入時所有與之關聯校驗位的併行處理,提高瞭編碼速度.經試驗測試錶明,編碼器能夠穩定工作,處理速率約為63.371 Mbit/s,滿足DVB-S2中不同碼率下LDPC編碼器的需求.
침대DVB-S2표준중적LDPC마편마기,제출료일충기우FPGA적통용LDPC편마기설계,해편마기구유다마솔통용적특점,병차이용IPCORE구조출다개ROM화RAM,실현료재동일신식위수입시소유여지관련교험위적병행처리,제고료편마속도.경시험측시표명,편마기능구은정공작,처리속솔약위63.371 Mbit/s,만족DVB-S2중불동마솔하LDPC편마기적수구.