兰州理工大学学报
蘭州理工大學學報
란주리공대학학보
JOURNAL OF LANZHOU UNIVERSITY OF TECHNOLOGY
2013年
2期
102-105
,共4页
符号定时同步%最大平均功率算法%仿真研究%FPGA
符號定時同步%最大平均功率算法%倣真研究%FPGA
부호정시동보%최대평균공솔산법%방진연구%FPGA
针对目前从频域实现的锁相环提取同步信息的算法结构复杂的状态,提出一种在时域实现的正交幅度调制(QAM)符号定时方案:基于最大平均功率算法实现符号定时同步.通过对该算法的仿真研究,得到符号定时同步的FPGA实现方法,最后用Verilog HDL语言参数化设计方法实现符号定时同步模块的设计.对于QAM系统,利用该算法不需专门设计同步头即可为正确解调提供稳定可靠的符号定时同步信息.经实际验证,该算法稳定性很好,并且只在时域处理,省去了FFT变换,方便FPGA实现.
針對目前從頻域實現的鎖相環提取同步信息的算法結構複雜的狀態,提齣一種在時域實現的正交幅度調製(QAM)符號定時方案:基于最大平均功率算法實現符號定時同步.通過對該算法的倣真研究,得到符號定時同步的FPGA實現方法,最後用Verilog HDL語言參數化設計方法實現符號定時同步模塊的設計.對于QAM繫統,利用該算法不需專門設計同步頭即可為正確解調提供穩定可靠的符號定時同步信息.經實際驗證,該算法穩定性很好,併且隻在時域處理,省去瞭FFT變換,方便FPGA實現.
침대목전종빈역실현적쇄상배제취동보신식적산법결구복잡적상태,제출일충재시역실현적정교폭도조제(QAM)부호정시방안:기우최대평균공솔산법실현부호정시동보.통과대해산법적방진연구,득도부호정시동보적FPGA실현방법,최후용Verilog HDL어언삼수화설계방법실현부호정시동보모괴적설계.대우QAM계통,이용해산법불수전문설계동보두즉가위정학해조제공은정가고적부호정시동보신식.경실제험증,해산법은정성흔호,병차지재시역처리,성거료FFT변환,방편FPGA실현.