电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2012年
10期
137-139
,共3页
SOPC%步进电机%硬件描述语言%软核
SOPC%步進電機%硬件描述語言%軟覈
SOPC%보진전궤%경건묘술어언%연핵
SOPC%step motor%verilog HDL%softcore
NiosⅡ软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosⅡ软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过Quar-tusⅡ软件,给出了实验仿真结果。
NiosⅡ軟覈處理器是Altera公司開髮,基于FPGA操作平檯使用的一款高速處理器,為瞭適應高速運動圖像採集,提齣瞭一種基于NiosⅡ軟覈處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最後通過Quar-tusⅡ軟件,給齣瞭實驗倣真結果。
NiosⅡ연핵처리기시Altera공사개발,기우FPGA조작평태사용적일관고속처리기,위료괄응고속운동도상채집,제출료일충기우NiosⅡ연핵처리적보진전궤접구설계,사용verilog HDL어언완성해접구설계,최후통과Quar-tusⅡ연건,급출료실험방진결과。
NiosII soft core processor is developed by Ahera Corporation. It is a high-speed processor FPGA-based platform. It purpose is to adapt to the high-speed moving images collection. In this paper, an interface of the step motor based on NiosII soft core is designed. It uses the Verilog HDL language to complete the design of the interface. The articles by QuartusII software shows the simulation results.