电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2012年
12期
190-192
,共3页
赵丽娜%郭宝增%刘少鹏%马韬
趙麗娜%郭寶增%劉少鵬%馬韜
조려나%곽보증%류소붕%마도
DDS%FPGA技术%顺序存储%NiosII%IP核
DDS%FPGA技術%順序存儲%NiosII%IP覈
DDS%FPGA기술%순서존저%NiosII%IP핵
DDS%FPGA technology%sequence of storage ways%Nios II%IP core
本设计基于DDS原理和FPGA技术按照顺序存储方式,将对正弦波、方波、三角波、锯齿波四种波形的取样数据依次全部存储在ROM波形表里,通过外接设备拨扭开关和键盘控制所需波形信号的输出。最终将波形信息显示在LCD液晶显示屏上。各硬件模块之间的协调工作通过嵌入式软核处理器NiosII用编程实现控制。本设计所搭建的LCD12864控制器是通过编程实现的IP核。
本設計基于DDS原理和FPGA技術按照順序存儲方式,將對正絃波、方波、三角波、鋸齒波四種波形的取樣數據依次全部存儲在ROM波形錶裏,通過外接設備撥扭開關和鍵盤控製所需波形信號的輸齣。最終將波形信息顯示在LCD液晶顯示屏上。各硬件模塊之間的協調工作通過嵌入式軟覈處理器NiosII用編程實現控製。本設計所搭建的LCD12864控製器是通過編程實現的IP覈。
본설계기우DDS원리화FPGA기술안조순서존저방식,장대정현파、방파、삼각파、거치파사충파형적취양수거의차전부존저재ROM파형표리,통과외접설비발뉴개관화건반공제소수파형신호적수출。최종장파형신식현시재LCD액정현시병상。각경건모괴지간적협조공작통과감입식연핵처리기NiosII용편정실현공제。본설계소탑건적LCD12864공제기시통과편정실현적IP핵。
The design is based on the DDS theory and FPGA technology. According to sequence of storage ways,we put all the sampling data of sine wave, square wave, triangle wave, and sawtooth wave in ROM waveform list. By controlling the switch and the the keyboard of external equipment, we achieve the output of the waveform needed. Eventually, the information of the waveform displays in the LCD screen. Embedded soft processor Nios II program to control the coordination of each hardware module. The LCD 12864 controller in this design is an IP core realized by programming.