电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2014年
1期
44-46,50
,共4页
FPGA%DDR2 SDRAM%视频提取%图像合成
FPGA%DDR2 SDRAM%視頻提取%圖像閤成
FPGA%DDR2 SDRAM%시빈제취%도상합성
FPGA%DDR2 SDRAM%video acquisition%image synthesis
为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA技术的视频图像画面分割器进行了研究.研究的主要特色在于构建了以FPGA为核心器件的视频画面分割的硬件平台,首先,将DVI视频信号,经视频解码芯片转换为数字视频图像信号后送入异步FIFO缓冲.然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一定的规则存储到图像存储器.最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种不同领域.
為瞭解決在一箇屏幕上收看多箇信號源的問題,對基于FPGA技術的視頻圖像畫麵分割器進行瞭研究.研究的主要特色在于構建瞭以FPGA為覈心器件的視頻畫麵分割的硬件平檯,首先,將DVI視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號後送入異步FIFO緩遲.然後,根據畫麵分割需要進行視頻圖像數據抽取,併將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器.最後,按照數字視頻圖像的數據格式,將四路視頻圖像閤成一路編碼輸齣,實現瞭四路視頻圖像分割的功能,提高瞭繫統集成度,併可根據繫統需要脩改設計和進一步擴展功能,增加瞭繫統的靈活性,適用于多種不同領域.
위료해결재일개병막상수간다개신호원적문제,대기우FPGA기술적시빈도상화면분할기진행료연구.연구적주요특색재우구건료이FPGA위핵심기건적시빈화면분할적경건평태,수선,장DVI시빈신호,경시빈해마심편전환위수자시빈도상신호후송입이보FIFO완충.연후,근거화면분할수요진행시빈도상수거추취,병장추취적시빈도상수거안조일정적규칙존저도도상존저기.최후,안조수자시빈도상적수거격식,장사로시빈도상합성일로편마수출,실현료사로시빈도상분할적공능,제고료계통집성도,병가근거계통수요수개설계화진일보확전공능,증가료계통적령활성,괄용우다충불동영역.