电子测试
電子測試
전자측시
ELECTRONIC TEST
2014年
1期
33-35
,共3页
杜东振%朱宇霞%陈印锋
杜東振%硃宇霞%陳印鋒
두동진%주우하%진인봉
物理下行共享信道%资源粒子映射%预映射%现场可编程门阵列
物理下行共享信道%資源粒子映射%預映射%現場可編程門陣列
물리하행공향신도%자원입자영사%예영사%현장가편정문진렬
PDSCH%Mapping to RE%Pre-mapping%FPGA
提出一种LTE基站中PDSCH资源粒子映射的新设计,其实现是基于FPGA。由于PDSCH的符号级处理过程中,需要对复值调制符号进行缓存,为了最大可能节省FPGA硬件资源,本设计以比特数据代替调制符号进行存储。采用VHDL在Xilinx Kintex-7系列FPGA芯片对本设计进行了验证。
提齣一種LTE基站中PDSCH資源粒子映射的新設計,其實現是基于FPGA。由于PDSCH的符號級處理過程中,需要對複值調製符號進行緩存,為瞭最大可能節省FPGA硬件資源,本設計以比特數據代替調製符號進行存儲。採用VHDL在Xilinx Kintex-7繫列FPGA芯片對本設計進行瞭驗證。
제출일충LTE기참중PDSCH자원입자영사적신설계,기실현시기우FPGA。유우PDSCH적부호급처리과정중,수요대복치조제부호진행완존,위료최대가능절성FPGA경건자원,본설계이비특수거대체조제부호진행존저。채용VHDL재Xilinx Kintex-7계렬FPGA심편대본설계진행료험증。
A new mapping to resource element method of the PDSCH based on FPGA in LTE base station is presented.Because of less buffer memory in bits data compared to complex-valued modulation symbols,the pre-mapping resource element method is used in order to save FPGA hardware resources.The method is achieved on Xilinx Virtex-6 FPGA by VHDL.