科技创新与应用
科技創新與應用
과기창신여응용
Technology Innovation and Application
2013年
27期
43-43
,共1页
FPGA%嵌入式 CPU%VHDL%指令%仿真
FPGA%嵌入式 CPU%VHDL%指令%倣真
FPGA%감입식 CPU%VHDL%지령%방진
提出一种嵌入式 CPU 核的 VHDL 行为设计方法,是基于指令对数据流流通控制行为的描述。该方法可以快速创建兼容已有指令集的 CPU 核的 VHDL 模型,易于修改,提高设计效率。同时介绍兼容8051单片机指令的 CPU 的 VHDL 设计例子,并给出使用 Altera QuartusII 工具在 EP3C40Q240C8N 器件上进行综合实现 CPU 核设计的结果。
提齣一種嵌入式 CPU 覈的 VHDL 行為設計方法,是基于指令對數據流流通控製行為的描述。該方法可以快速創建兼容已有指令集的 CPU 覈的 VHDL 模型,易于脩改,提高設計效率。同時介紹兼容8051單片機指令的 CPU 的 VHDL 設計例子,併給齣使用 Altera QuartusII 工具在 EP3C40Q240C8N 器件上進行綜閤實現 CPU 覈設計的結果。
제출일충감입식 CPU 핵적 VHDL 행위설계방법,시기우지령대수거류류통공제행위적묘술。해방법가이쾌속창건겸용이유지령집적 CPU 핵적 VHDL 모형,역우수개,제고설계효솔。동시개소겸용8051단편궤지령적 CPU 적 VHDL 설계례자,병급출사용 Altera QuartusII 공구재 EP3C40Q240C8N 기건상진행종합실현 CPU 핵설계적결과。