测控技术
測控技術
측공기술
MEASUREMENT & CONTROL TECHNOLOGY
2014年
2期
127-129
,共3页
余数系统%模加法器%缩1码%VLSI
餘數繫統%模加法器%縮1碼%VLSI
여수계통%모가법기%축1마%VLSI
residue number system(RNS)%modulo adder%diminished-one%VLSI
针对目前存在的缩1码模2n+1加法器的优缺点,设计出一个有效的基于进位选择的缩1码模2n+1加法器.在模加法器的进位计算中,采用进位选择计算代替传统的进位计算,进位计算前缀运算量明显减少.分析和实验结果表明,对于比较大的n值,进位选择缩1码模2n+1加法器在保持较高运算速度的前提下,有效地提高了集成度.
針對目前存在的縮1碼模2n+1加法器的優缺點,設計齣一箇有效的基于進位選擇的縮1碼模2n+1加法器.在模加法器的進位計算中,採用進位選擇計算代替傳統的進位計算,進位計算前綴運算量明顯減少.分析和實驗結果錶明,對于比較大的n值,進位選擇縮1碼模2n+1加法器在保持較高運算速度的前提下,有效地提高瞭集成度.
침대목전존재적축1마모2n+1가법기적우결점,설계출일개유효적기우진위선택적축1마모2n+1가법기.재모가법기적진위계산중,채용진위선택계산대체전통적진위계산,진위계산전철운산량명현감소.분석화실험결과표명,대우비교대적n치,진위선택축1마모2n+1가법기재보지교고운산속도적전제하,유효지제고료집성도.