测井技术
測井技術
측정기술
WELL LOGGING TECHNOLOGY
2013年
1期
75-79
,共5页
直接数字频率合成%多通道信号源%旋转坐标数字计算机%Delta Sigma调制器
直接數字頻率閤成%多通道信號源%鏇轉坐標數字計算機%Delta Sigma調製器
직접수자빈솔합성%다통도신호원%선전좌표수자계산궤%Delta Sigma조제기
介绍基于DDS和DSM技术的多通道高精度正余弦信号发生器的实现架构.采用基于FPGA的直接数字频率合成(DDS)技术,实现高质量多路正余弦信号源的产生,有效降低硬件资源消耗.该架构时分复用(TDM)基于FPGA实现的旋转坐标数字计算机(CORDIC)算法的16级CORDIC流水线实现多路正余弦信号发生器,采用五阶1 bit Delta Sigma调制器(DSM)实现1 bit DAC以保证信号高精度的最终输出.当信号频率为200 kHz时,测量信噪比(SNR)为78.6 dB,完全可以满足测量系统中对信号源频谱纯度的要求.设计尤其适用于低频高精度多通道正余弦信号源的应用场合,可以有效简化多路信号的设计,降低实现成本.
介紹基于DDS和DSM技術的多通道高精度正餘絃信號髮生器的實現架構.採用基于FPGA的直接數字頻率閤成(DDS)技術,實現高質量多路正餘絃信號源的產生,有效降低硬件資源消耗.該架構時分複用(TDM)基于FPGA實現的鏇轉坐標數字計算機(CORDIC)算法的16級CORDIC流水線實現多路正餘絃信號髮生器,採用五階1 bit Delta Sigma調製器(DSM)實現1 bit DAC以保證信號高精度的最終輸齣.噹信號頻率為200 kHz時,測量信譟比(SNR)為78.6 dB,完全可以滿足測量繫統中對信號源頻譜純度的要求.設計尤其適用于低頻高精度多通道正餘絃信號源的應用場閤,可以有效簡化多路信號的設計,降低實現成本.
개소기우DDS화DSM기술적다통도고정도정여현신호발생기적실현가구.채용기우FPGA적직접수자빈솔합성(DDS)기술,실현고질량다로정여현신호원적산생,유효강저경건자원소모.해가구시분복용(TDM)기우FPGA실현적선전좌표수자계산궤(CORDIC)산법적16급CORDIC류수선실현다로정여현신호발생기,채용오계1 bit Delta Sigma조제기(DSM)실현1 bit DAC이보증신호고정도적최종수출.당신호빈솔위200 kHz시,측량신조비(SNR)위78.6 dB,완전가이만족측량계통중대신호원빈보순도적요구.설계우기괄용우저빈고정도다통도정여현신호원적응용장합,가이유효간화다로신호적설계,강저실현성본.