电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2013年
12期
58-60
,共3页
IEEE 802.16e标准%TDMP%LDPC码译码器%软硬件协同验证平台
IEEE 802.16e標準%TDMP%LDPC碼譯碼器%軟硬件協同驗證平檯
IEEE 802.16e표준%TDMP%LDPC마역마기%연경건협동험증평태
IEEE 802.16e standard%TDMP%LDPC decoder%hardware & software co-verification platform
针对IEEE802.16e标准,基于层译码算法(TDMP)提出了一种适用于多码率、多码长的LDPC码译码器结构.该译码器采用半并行化和流水线设计,可以在保证电路灵活性的同时提高译码吞吐量.利用Xilinx公司的ISE工具进行综合仿真,使用的FPGA芯片为Virtex4-xc4vfx 12-sf363-12,最大工作频率为170.278 MHz,译码吞吐量可达到128.77 Mb/s.最后,通过搭建软硬件协同验证平台验证设计的正确性,并将验证的结果与Matlab仿真结果进行了对比.
針對IEEE802.16e標準,基于層譯碼算法(TDMP)提齣瞭一種適用于多碼率、多碼長的LDPC碼譯碼器結構.該譯碼器採用半併行化和流水線設計,可以在保證電路靈活性的同時提高譯碼吞吐量.利用Xilinx公司的ISE工具進行綜閤倣真,使用的FPGA芯片為Virtex4-xc4vfx 12-sf363-12,最大工作頻率為170.278 MHz,譯碼吞吐量可達到128.77 Mb/s.最後,通過搭建軟硬件協同驗證平檯驗證設計的正確性,併將驗證的結果與Matlab倣真結果進行瞭對比.
침대IEEE802.16e표준,기우층역마산법(TDMP)제출료일충괄용우다마솔、다마장적LDPC마역마기결구.해역마기채용반병행화화류수선설계,가이재보증전로령활성적동시제고역마탄토량.이용Xilinx공사적ISE공구진행종합방진,사용적FPGA심편위Virtex4-xc4vfx 12-sf363-12,최대공작빈솔위170.278 MHz,역마탄토량가체도128.77 Mb/s.최후,통과탑건연경건협동험증평태험증설계적정학성,병장험증적결과여Matlab방진결과진행료대비.