电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2013年
6期
825-827
,共3页
瞿鑫%吴云峰%江桓%李华栋%郑天策
瞿鑫%吳雲峰%江桓%李華棟%鄭天策
구흠%오운봉%강환%리화동%정천책
时间间隔测量%FPGA%时钟管理器%内插时钟
時間間隔測量%FPGA%時鐘管理器%內插時鐘
시간간격측량%FPGA%시종관리기%내삽시종
time interval measurement%FPGA%digital clock manager%interpolation of clock
为了解决电容充放电放大电路测量时间间隔的不稳定,采用复杂可编程芯片FPGA设计实现精密时间间隔的测量.FPGA的锁相环(PLL)电路得到高频时钟,时钟管理器(DCM)实现高速时钟移相,产生的内插时钟得到高精度时间测量.通过在光电回波脉冲时间间隔测量系统中验证,该设计可以得到200ps的时间间隔测量精度.采用FPGA芯片设计的粗和细数字化测量系统,具有集成度高,性能稳定,抗干扰强,设计方便等优点,能广泛应用于科研和生产中.
為瞭解決電容充放電放大電路測量時間間隔的不穩定,採用複雜可編程芯片FPGA設計實現精密時間間隔的測量.FPGA的鎖相環(PLL)電路得到高頻時鐘,時鐘管理器(DCM)實現高速時鐘移相,產生的內插時鐘得到高精度時間測量.通過在光電迴波脈遲時間間隔測量繫統中驗證,該設計可以得到200ps的時間間隔測量精度.採用FPGA芯片設計的粗和細數字化測量繫統,具有集成度高,性能穩定,抗榦擾彊,設計方便等優點,能廣汎應用于科研和生產中.
위료해결전용충방전방대전로측량시간간격적불은정,채용복잡가편정심편FPGA설계실현정밀시간간격적측량.FPGA적쇄상배(PLL)전로득도고빈시종,시종관리기(DCM)실현고속시종이상,산생적내삽시종득도고정도시간측량.통과재광전회파맥충시간간격측량계통중험증,해설계가이득도200ps적시간간격측량정도.채용FPGA심편설계적조화세수자화측량계통,구유집성도고,성능은정,항간우강,설계방편등우점,능엄범응용우과연화생산중.