萍乡高等专科学校学报
萍鄉高等專科學校學報
평향고등전과학교학보
JOURNAL OF PINGXIANG COLLEGE
2013年
3期
79-82
,共4页
频率合成%FPGA%IEEE1588
頻率閤成%FPGA%IEEE1588
빈솔합성%FPGA%IEEE1588
本文介绍了基于FPGA的IEEE1588频率合成模块的优化过程,通过重新构造关键路径的逻辑结构处理流程,将核心工作时钟频率从200Mhz提升到400Mhz使得输出10Mhz的精度从5ns提升到了2.5ns,基本满足高精度需求的使用场景.
本文介紹瞭基于FPGA的IEEE1588頻率閤成模塊的優化過程,通過重新構造關鍵路徑的邏輯結構處理流程,將覈心工作時鐘頻率從200Mhz提升到400Mhz使得輸齣10Mhz的精度從5ns提升到瞭2.5ns,基本滿足高精度需求的使用場景.
본문개소료기우FPGA적IEEE1588빈솔합성모괴적우화과정,통과중신구조관건로경적라집결구처리류정,장핵심공작시종빈솔종200Mhz제승도400Mhz사득수출10Mhz적정도종5ns제승도료2.5ns,기본만족고정도수구적사용장경.