电视技术
電視技術
전시기술
TV ENGINEERING
2013年
23期
78-80,92
,共4页
FIR滤波器%FPGA%分时复用%乘法器
FIR濾波器%FPGA%分時複用%乘法器
FIR려파기%FPGA%분시복용%승법기
FIR filter%FPGA%time division multiplexing%multiplication
多速率FIR滤波器是数字下变频的核心技术之一.由于高阶FIR数字滤波器使用了大量的乘法单元,在FPGA中将占用大量的逻辑资源(LE),极大地限制了FPGA的设计.根据多倍抽取FIR滤波器的特性,提出了一种分时复用乘法单元以减少逻辑资源使用量的改进算法,大量节约了FPGA的逻辑资源.通过FPGA设计实现,在Quartus Ⅱ综合仿真结果中验证,设计基本达到预期效果,在满足设计要求的前提下,实现了节约逻辑资源的目的.
多速率FIR濾波器是數字下變頻的覈心技術之一.由于高階FIR數字濾波器使用瞭大量的乘法單元,在FPGA中將佔用大量的邏輯資源(LE),極大地限製瞭FPGA的設計.根據多倍抽取FIR濾波器的特性,提齣瞭一種分時複用乘法單元以減少邏輯資源使用量的改進算法,大量節約瞭FPGA的邏輯資源.通過FPGA設計實現,在Quartus Ⅱ綜閤倣真結果中驗證,設計基本達到預期效果,在滿足設計要求的前提下,實現瞭節約邏輯資源的目的.
다속솔FIR려파기시수자하변빈적핵심기술지일.유우고계FIR수자려파기사용료대량적승법단원,재FPGA중장점용대량적라집자원(LE),겁대지한제료FPGA적설계.근거다배추취FIR려파기적특성,제출료일충분시복용승법단원이감소라집자원사용량적개진산법,대량절약료FPGA적라집자원.통과FPGA설계실현,재Quartus Ⅱ종합방진결과중험증,설계기본체도예기효과,재만족설계요구적전제하,실현료절약라집자원적목적.