电子与封装
電子與封裝
전자여봉장
EIECTRONICS AND PACKAGING
2013年
10期
31-32,43
,共3页
DDS%FPGA%正弦信号发生器
DDS%FPGA%正絃信號髮生器
DDS%FPGA%정현신호발생기
文中所设计的正弦信号发生器电路是采用现场可编程门阵列(FPGA)实现的一个数字频率合成器。其主要由相位累加器、加法器、波形存储器等组成。实验所设计出的DDS具有变频范围广、频率步进小和频率精度高、频率和相位可调等特点,而且其最后输出的正弦信号频率高,可以达到12.5 MHz。
文中所設計的正絃信號髮生器電路是採用現場可編程門陣列(FPGA)實現的一箇數字頻率閤成器。其主要由相位纍加器、加法器、波形存儲器等組成。實驗所設計齣的DDS具有變頻範圍廣、頻率步進小和頻率精度高、頻率和相位可調等特點,而且其最後輸齣的正絃信號頻率高,可以達到12.5 MHz。
문중소설계적정현신호발생기전로시채용현장가편정문진렬(FPGA)실현적일개수자빈솔합성기。기주요유상위루가기、가법기、파형존저기등조성。실험소설계출적DDS구유변빈범위엄、빈솔보진소화빈솔정도고、빈솔화상위가조등특점,이차기최후수출적정현신호빈솔고,가이체도12.5 MHz。