航空兵器
航空兵器
항공병기
HANGKONG BINGQI
2014年
5期
50-54
,共5页
董晔%徐大专%朱秋明%蒋学东%许梁津
董曄%徐大專%硃鞦明%蔣學東%許樑津
동엽%서대전%주추명%장학동%허량진
信号模拟源%LVDS%UART%可编程逻辑器件
信號模擬源%LVDS%UART%可編程邏輯器件
신호모의원%LVDS%UART%가편정라집기건
signal emulator%LVDS%UART%FPGA
设计了一种基于低压差分信号( LVDS )协议的可编程高速信号模拟源。该信号模拟源采用Xilinx公司的Spartan-3E系列现场可编程门阵列( FPGA)作为核心处理芯片,整个逻辑设计集成在一片FPGA内,包括数据生成、信号采集、缓存、并串转换以及LVDS协议数据传输与通用异步收发器控制字( UART)传输的全双工通信等功能。本设计电路结构简单、采集与发送数据速率高、传输接口通用性强且收发具有灵活的可编程性。
設計瞭一種基于低壓差分信號( LVDS )協議的可編程高速信號模擬源。該信號模擬源採用Xilinx公司的Spartan-3E繫列現場可編程門陣列( FPGA)作為覈心處理芯片,整箇邏輯設計集成在一片FPGA內,包括數據生成、信號採集、緩存、併串轉換以及LVDS協議數據傳輸與通用異步收髮器控製字( UART)傳輸的全雙工通信等功能。本設計電路結構簡單、採集與髮送數據速率高、傳輸接口通用性彊且收髮具有靈活的可編程性。
설계료일충기우저압차분신호( LVDS )협의적가편정고속신호모의원。해신호모의원채용Xilinx공사적Spartan-3E계렬현장가편정문진렬( FPGA)작위핵심처리심편,정개라집설계집성재일편FPGA내,포괄수거생성、신호채집、완존、병천전환이급LVDS협의수거전수여통용이보수발기공제자( UART)전수적전쌍공통신등공능。본설계전로결구간단、채집여발송수거속솔고、전수접구통용성강차수발구유령활적가편정성。
A design of programmable high-speed signal emulator based on LVDS protocol is pro-posed.This signal emulator takes the Spartan-3E family FPGA of Xilinx company as the core processing unit.The whole design is integrated in one FPGA chip which including data generation, signal acquisi-tion, buffer-storage, serial and parallel conversion and duplex communication between PC with external e-quipment through LVDS protocol and UART.The circuit design is very simple and the data transmit-re-ceive is fast and usual, which is also easy for upgrading.