弹箭与制导学报
彈箭與製導學報
탄전여제도학보
JOURNAL OF PROJECTILES, ROCKETS, MISSILES AND GUIDANCE
2013年
5期
16-22
,共7页
游培寒%胡瑜%盛平%王志民
遊培寒%鬍瑜%盛平%王誌民
유배한%호유%성평%왕지민
数字信号处理器%可编程逻辑阵列%图像跟踪%模版匹配
數字信號處理器%可編程邏輯陣列%圖像跟蹤%模版匹配
수자신호처리기%가편정라집진렬%도상근종%모판필배
以TMS320DM642芯片(DSP)和EP3C25F324C7芯片(FPGA)为主体,设计了一套自适应视频跟踪系统.DSP用于控制视频编解码芯片,完成实时图像的缓存处理,FPGA完成模版匹配计算,系统根据匹配结果自适应更新模板,满足视频位移、放大、旋转等需求.由于模版匹配计算与视频通道隔离,避免了图像迟滞,同时FPGA的并行处理方式极大提高了系统的数据处理量和处理速度.试验表明,系统对于720×625像素图像数据的处理能力可以达到或超过每秒25帧,最大匹配模版可以达到128×128像素.
以TMS320DM642芯片(DSP)和EP3C25F324C7芯片(FPGA)為主體,設計瞭一套自適應視頻跟蹤繫統.DSP用于控製視頻編解碼芯片,完成實時圖像的緩存處理,FPGA完成模版匹配計算,繫統根據匹配結果自適應更新模闆,滿足視頻位移、放大、鏇轉等需求.由于模版匹配計算與視頻通道隔離,避免瞭圖像遲滯,同時FPGA的併行處理方式極大提高瞭繫統的數據處理量和處理速度.試驗錶明,繫統對于720×625像素圖像數據的處理能力可以達到或超過每秒25幀,最大匹配模版可以達到128×128像素.
이TMS320DM642심편(DSP)화EP3C25F324C7심편(FPGA)위주체,설계료일투자괄응시빈근종계통.DSP용우공제시빈편해마심편,완성실시도상적완존처리,FPGA완성모판필배계산,계통근거필배결과자괄응경신모판,만족시빈위이、방대、선전등수구.유우모판필배계산여시빈통도격리,피면료도상지체,동시FPGA적병행처리방식겁대제고료계통적수거처리량화처리속도.시험표명,계통대우720×625상소도상수거적처리능력가이체도혹초과매초25정,최대필배모판가이체도128×128상소.