浙江大学学报(理学版)
浙江大學學報(理學版)
절강대학학보(이학판)
JOURNAL OF ZHEJIANG UNIVERSITY
2013年
6期
637-640
,共4页
Pipelined%电流型CMOS%模数转换器(ADC)
Pipelined%電流型CMOS%模數轉換器(ADC)
Pipelined%전류형CMOS%모수전환기(ADC)
Pipelined%current-mode CMOS%ADC
低功耗设计在当前超大规模集成电路中越来越重要.以电流信号为转换对象,利用电流传输理论,结合电流型CMOS电路设计技术,设计了8位基于Pipelined结构的ADC电路.结果表明,利用电流型CMOS电路可方便地实现电流信号的加减与放大运算,避免了使用传统Pipelined电路结构中的运算放大器电路,因此电路结构简单,可显著降低电路的功耗,提高转换速度,计算机仿真结果表明,电路功能正确.
低功耗設計在噹前超大規模集成電路中越來越重要.以電流信號為轉換對象,利用電流傳輸理論,結閤電流型CMOS電路設計技術,設計瞭8位基于Pipelined結構的ADC電路.結果錶明,利用電流型CMOS電路可方便地實現電流信號的加減與放大運算,避免瞭使用傳統Pipelined電路結構中的運算放大器電路,因此電路結構簡單,可顯著降低電路的功耗,提高轉換速度,計算機倣真結果錶明,電路功能正確.
저공모설계재당전초대규모집성전로중월래월중요.이전류신호위전환대상,이용전류전수이론,결합전류형CMOS전로설계기술,설계료8위기우Pipelined결구적ADC전로.결과표명,이용전류형CMOS전로가방편지실현전류신호적가감여방대운산,피면료사용전통Pipelined전로결구중적운산방대기전로,인차전로결구간단,가현저강저전로적공모,제고전환속도,계산궤방진결과표명,전로공능정학.