单片机与嵌入式系统应用
單片機與嵌入式繫統應用
단편궤여감입식계통응용
MICROCONTROLLER & EMBEDDED SYSTEM
2012年
12期
19-22
,共4页
步进频率源%FPGA%ADF4350%DDS
步進頻率源%FPGA%ADF4350%DDS
보진빈솔원%FPGA%ADF4350%DDS
stepped-frequency source%FPGA%ADF4350%DDS
介绍了基于FPGA和锁相频率合成器芯片ADF4350的宽带步进频率信号源的设计与实现方法。通过分析两种不同的实现方法,确定了以DDS输出的扫描频率控制锁相环鉴相参考频率的方法。该方法能有效结合二者优势,缩短频率的稳定时间,降低输出杂散。通过FPGA的控制、配置,产生了最佳性能的LS波段宽带步进频率信号,具有功耗低、集成度高、输出频率杂散抑制良好等特点。
介紹瞭基于FPGA和鎖相頻率閤成器芯片ADF4350的寬帶步進頻率信號源的設計與實現方法。通過分析兩種不同的實現方法,確定瞭以DDS輸齣的掃描頻率控製鎖相環鑒相參攷頻率的方法。該方法能有效結閤二者優勢,縮短頻率的穩定時間,降低輸齣雜散。通過FPGA的控製、配置,產生瞭最佳性能的LS波段寬帶步進頻率信號,具有功耗低、集成度高、輸齣頻率雜散抑製良好等特點。
개소료기우FPGA화쇄상빈솔합성기심편ADF4350적관대보진빈솔신호원적설계여실현방법。통과분석량충불동적실현방법,학정료이DDS수출적소묘빈솔공제쇄상배감상삼고빈솔적방법。해방법능유효결합이자우세,축단빈솔적은정시간,강저수출잡산。통과FPGA적공제、배치,산생료최가성능적LS파단관대보진빈솔신호,구유공모저、집성도고、수출빈솔잡산억제량호등특점。
Design and implementation of broadband stepped frequency signal source based on FPGA and phase-locked frequency synthe-sizer chip ADF4350 are introduced in this paper. By analyzing the two different implementation methods, the design determines a way of using scanning frequency of the DDS output to control the phase-locked loop phase reference frequency. The program can effectively combine advantages of both methods, it can shorten the frequency stabilization time and reduce the output spurious . Through the FPGA control and configuration, it produces the best performance of the LS-band stepped frequency signal, featuring low power, high integra-tion and output frequency with good stray spurious suppression.