合肥工业大学学报(自然科学版)
閤肥工業大學學報(自然科學版)
합비공업대학학보(자연과학판)
JOURNAL OF HEFEI UNIVERSITY OF TECHNOLOGY(NATURAL SCIENCE)
2014年
5期
596-599
,共4页
FPGA芯片%CPCI总线%桥片%配置寄存器%端口读写
FPGA芯片%CPCI總線%橋片%配置寄存器%耑口讀寫
FPGA심편%CPCI총선%교편%배치기존기%단구독사
field programmable gate array (FPGA )chip%compact peripheral component interconnect (CPCI) bus%bridge chip%configuration register%read-write port
在深入研究CPCI总线标准基础上,文章介绍了基于FPGA的CPCI总线接口通信模块设计方法,通过硬件描述语言产生相应的控制时序信号来控制数据总线和地址总线,完成CPCI总线接口通信功能,并利用Signaltap仿真工具验证CPCI总线接口通信的有效性。
在深入研究CPCI總線標準基礎上,文章介紹瞭基于FPGA的CPCI總線接口通信模塊設計方法,通過硬件描述語言產生相應的控製時序信號來控製數據總線和地阯總線,完成CPCI總線接口通信功能,併利用Signaltap倣真工具驗證CPCI總線接口通信的有效性。
재심입연구CPCI총선표준기출상,문장개소료기우FPGA적CPCI총선접구통신모괴설계방법,통과경건묘술어언산생상응적공제시서신호래공제수거총선화지지총선,완성CPCI총선접구통신공능,병이용Signaltap방진공구험증CPCI총선접구통신적유효성。
Based on the study of the compact peripheral component interconnect (CPCI) bus standard ,a design method of CPCI bus interface communication module based on field programmable gate array (FPGA) is introduced .The corresponding control timing signal is generated by hardware description language to control the data bus and the address bus ,and then the CPCI bus interface communication function is achieved .Finally ,the effectiveness of CPCI bus interface communication is validated by Signaltap simulation tools .