硅谷
硅穀
규곡
SILICON VALLEY
2014年
8期
197-198
,共2页
FPGA%QuartusⅡ%Nios Ⅱ%逻辑分析仪%Verilog
FPGA%QuartusⅡ%Nios Ⅱ%邏輯分析儀%Verilog
FPGA%QuartusⅡ%Nios Ⅱ%라집분석의%Verilog
逻辑分析仪用于涉及大量信号或复杂的触发器要求的数字测量,但是以往的独立式逻辑分析仪不仅结构复杂,而且价格昂贵。文章介绍了一种基于FPGA的逻辑分析仪,阐述了逻辑分析仪的硬件电路设计和软件设计部分。该逻辑分析仪通过液晶显示屏显示,它既可以和设计任务集成在一起,作为设计的一部分,对被测信号的时序逻辑进行分析和测试,也可以单独作为简易逻辑分析仪使用。本设计采用Altera公司的Cyclone IV E芯片EP4CE15F17C8作为硬件平台,QuartusⅡ与Nios Ⅱ为软件平台,用Verilog语言设计了一个逻辑分析仪。
邏輯分析儀用于涉及大量信號或複雜的觸髮器要求的數字測量,但是以往的獨立式邏輯分析儀不僅結構複雜,而且價格昂貴。文章介紹瞭一種基于FPGA的邏輯分析儀,闡述瞭邏輯分析儀的硬件電路設計和軟件設計部分。該邏輯分析儀通過液晶顯示屏顯示,它既可以和設計任務集成在一起,作為設計的一部分,對被測信號的時序邏輯進行分析和測試,也可以單獨作為簡易邏輯分析儀使用。本設計採用Altera公司的Cyclone IV E芯片EP4CE15F17C8作為硬件平檯,QuartusⅡ與Nios Ⅱ為軟件平檯,用Verilog語言設計瞭一箇邏輯分析儀。
라집분석의용우섭급대량신호혹복잡적촉발기요구적수자측량,단시이왕적독입식라집분석의불부결구복잡,이차개격앙귀。문장개소료일충기우FPGA적라집분석의,천술료라집분석의적경건전로설계화연건설계부분。해라집분석의통과액정현시병현시,타기가이화설계임무집성재일기,작위설계적일부분,대피측신호적시서라집진행분석화측시,야가이단독작위간역라집분석의사용。본설계채용Altera공사적Cyclone IV E심편EP4CE15F17C8작위경건평태,QuartusⅡ여Nios Ⅱ위연건평태,용Verilog어언설계료일개라집분석의。