固体电子学研究与进展
固體電子學研究與進展
고체전자학연구여진전
RESEARCH & PROGRESS OF SOLID STATE ELECTRONICS
2013年
6期
583-589
,共7页
流水线模数转换器%高速动态比较器%开关电容%失调%采样保持
流水線模數轉換器%高速動態比較器%開關電容%失調%採樣保持
류수선모수전환기%고속동태비교기%개관전용%실조%채양보지
pipeline analog to digital converter%high-speed dynamic comparator%switch capacity%offset%sample and hold
介绍一种用于16位100 MS/s流水线ADC中第一级子ADC的开关电容高速动态比较器电路,在传统的前置放大器加锁存比较电路结构的基础上,设计再生比较器的复位信号,增加失调消除反馈环路,当输入信号在各基准电压判定点附近一定范围内时交叉输出0、1电平,一方面均衡噪声,另一方面消除因工艺制造失配等带来的失调误差的影响.电路采用0.18 μm 1.8 V 1P5M CMOS工艺,在1.8V条件下传输延时约300 ps,转换速率约100 ps,功耗约250 μA,失调电压仅约0.2 mV,可以满足16位流水线ADC对比较器性能的要求.
介紹一種用于16位100 MS/s流水線ADC中第一級子ADC的開關電容高速動態比較器電路,在傳統的前置放大器加鎖存比較電路結構的基礎上,設計再生比較器的複位信號,增加失調消除反饋環路,噹輸入信號在各基準電壓判定點附近一定範圍內時交扠輸齣0、1電平,一方麵均衡譟聲,另一方麵消除因工藝製造失配等帶來的失調誤差的影響.電路採用0.18 μm 1.8 V 1P5M CMOS工藝,在1.8V條件下傳輸延時約300 ps,轉換速率約100 ps,功耗約250 μA,失調電壓僅約0.2 mV,可以滿足16位流水線ADC對比較器性能的要求.
개소일충용우16위100 MS/s류수선ADC중제일급자ADC적개관전용고속동태비교기전로,재전통적전치방대기가쇄존비교전로결구적기출상,설계재생비교기적복위신호,증가실조소제반궤배로,당수입신호재각기준전압판정점부근일정범위내시교차수출0、1전평,일방면균형조성,령일방면소제인공예제조실배등대래적실조오차적영향.전로채용0.18 μm 1.8 V 1P5M CMOS공예,재1.8V조건하전수연시약300 ps,전환속솔약100 ps,공모약250 μA,실조전압부약0.2 mV,가이만족16위류수선ADC대비교기성능적요구.