微型机与应用
微型機與應用
미형궤여응용
MICROCOMPUTER & ITS APPLICATIONS
2013年
23期
13-15,19
,共4页
FPGA%分布式算法%FIR 滤波器
FPGA%分佈式算法%FIR 濾波器
FPGA%분포식산법%FIR 려파기
FPGA%distributed arithmetic%FIR filter
采用并行分布式算法和 MAC 算法给出了 FIR 滤波器的 FPGA 实现。以32阶 FIR 滤波器的设计为例,采用 Altera 公司 Cyclone II 系列的 EP2C35F672C8 FPGA 作为硬件平台,通过 Modelsim、Quartus II、MATLAB 软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
採用併行分佈式算法和 MAC 算法給齣瞭 FIR 濾波器的 FPGA 實現。以32階 FIR 濾波器的設計為例,採用 Altera 公司 Cyclone II 繫列的 EP2C35F672C8 FPGA 作為硬件平檯,通過 Modelsim、Quartus II、MATLAB 軟件平檯對設計進行瞭聯閤倣真測試分析及驗證。結果顯示,該設計達到瞭指標要求,功能正確,資源佔用及處理速度均得到瞭優化。
채용병행분포식산법화 MAC 산법급출료 FIR 려파기적 FPGA 실현。이32계 FIR 려파기적설계위례,채용 Altera 공사 Cyclone II 계렬적 EP2C35F672C8 FPGA 작위경건평태,통과 Modelsim、Quartus II、MATLAB 연건평태대설계진행료연합방진측시분석급험증。결과현시,해설계체도료지표요구,공능정학,자원점용급처리속도균득도료우화。
This paper puts forward the implementation of FIR filter adopting parallel computation mechanism and MAC algorithm based on FPGA. For example, the 32 order FIR filter uses EP2C35F672C8 of Altera Cyclone II series as the hardware platform, and has been tested and checked through Modelsim, Quartus II and MATLAB by joint simulation. The result shows that the design achieves the index requirements and functions correctly, and the resource occupation and operating speed also get optimized.