无线电工程
無線電工程
무선전공정
RADIO ENGINEERING OF CHINA
2013年
6期
4-5,9
,共3页
并行迭代算法%调度器%仲裁器%可编程优先编码器
併行迭代算法%調度器%仲裁器%可編程優先編碼器
병행질대산법%조도기%중재기%가편정우선편마기
提出了一种并行迭代算法调度器的可编程逻辑门阵列(FPGA)的实现方法.调度器主要由仲裁器和有限状态机2部分组成,采用温度型可编程优先编码器的设计方法,大大降低了仲裁器输入输出的时延,提高了调度器的工作速度;同时,采用流水线设计进一步减少了每次调度需要的时钟周期数,有效地解决了输入端口和输出端口的阻塞.设计方法可以用于目前所有基于RR指针的三步迭代算法的设计.
提齣瞭一種併行迭代算法調度器的可編程邏輯門陣列(FPGA)的實現方法.調度器主要由仲裁器和有限狀態機2部分組成,採用溫度型可編程優先編碼器的設計方法,大大降低瞭仲裁器輸入輸齣的時延,提高瞭調度器的工作速度;同時,採用流水線設計進一步減少瞭每次調度需要的時鐘週期數,有效地解決瞭輸入耑口和輸齣耑口的阻塞.設計方法可以用于目前所有基于RR指針的三步迭代算法的設計.
제출료일충병행질대산법조도기적가편정라집문진렬(FPGA)적실현방법.조도기주요유중재기화유한상태궤2부분조성,채용온도형가편정우선편마기적설계방법,대대강저료중재기수입수출적시연,제고료조도기적공작속도;동시,채용류수선설계진일보감소료매차조도수요적시종주기수,유효지해결료수입단구화수출단구적조새.설계방법가이용우목전소유기우RR지침적삼보질대산법적설계.